在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的SPI總線在軟件接收機上的應(yīng)用

            基于FPGA的SPI總線在軟件接收機上的應(yīng)用

            作者: 時間:2011-05-20 來源:網(wǎng)絡(luò) 收藏

            3.2 模塊設(shè)計
            3.2.1 分頻模塊
            由于協(xié)議要求的SCK時鐘頻率與時鐘頻率不一致,所以對基帶時鐘進行分頻。本文中,基帶時鐘頻率為40 MHz,時鐘頻率為1 MHz,故需要進行40倍分頻。
            3.2.2 發(fā)送數(shù)據(jù)模塊
            在片選信號拉低之前,時鐘信必須為低電平。當(dāng)片選信號拉低后,SCK開始工作,然后寫八位地址,接著寫32位數(shù)據(jù);發(fā)送操作結(jié)束后,片選信號拉高,SCK=0。代碼如下:

            3.2.3 接收數(shù)據(jù)模塊
            當(dāng)片選拉低后,SCK=0,同時寫八位地址并且使SDA為高阻,再讀32位數(shù)據(jù);當(dāng)片選拉高時,CS=1,SCK=0,此外,在片選信號拉低之前,SCK必須為低電平。代碼如下:
            d.jpg


            關(guān)鍵詞: FPGA SPI 總線 軟件接收機

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉