在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

    
    
    <address id="vxupu"><td id="vxupu"></td></address>

      <pre id="vxupu"><small id="vxupu"></small></pre>
      <dfn id="vxupu"></dfn>
      <div id="vxupu"><small id="vxupu"></small></div>
    1. 新聞中心

      EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于CORDIC算法2FSK調(diào)制器的FPGA設(shè)計(jì)

      基于CORDIC算法2FSK調(diào)制器的FPGA設(shè)計(jì)

      作者: 時(shí)間:2011-05-30 來源:網(wǎng)絡(luò) 收藏

      通過頻率控制字,改變相位累加器的步長,這樣即可改變正弦載波的頻率。具體的數(shù)學(xué)推導(dǎo)如下:
      設(shè)相位累加器的字長為N,頻率控制字即步長為step,則2N就相當(dāng)于2π rad,N位中的最低有效位相當(dāng)于2π/2N rad,即最小的相位增量,step對應(yīng)的相位為step×(2π/2N)rad,完成一個(gè)周期的正弦載波輸出需要2N/step個(gè)參考時(shí)鐘周期。所以輸出正弦載波的周期為:
      j.jpg
      可見改變相位累加器的步長step,可以改變正弦載波的頻率;改變相位累加器的字長N,可控制正弦載波的頻率分辨率。在相位累加器后加入相位加法器,通過改變相位控制字P,可以控制輸出信號的相位;通過設(shè)置幅度控制字A,可控制最終輸出的正弦載波的幅度大小。因此,通過對相位控制字、頻率控制字或幅度控制字進(jìn)行多路選擇,可以形成不同進(jìn)制的調(diào)制方式??梢钥闯?,使用該結(jié)構(gòu)可以很容易實(shí)現(xiàn)頻率調(diào)制、相位調(diào)制和幅值調(diào)制。

      3 調(diào)制器的設(shè)計(jì)
      圖4為調(diào)制器頂層工程原理圖。該原理圖主要由三個(gè)模塊組成:2選1數(shù)據(jù)選擇器MUX21、相位累加器adder、正弦載波生成模塊eor-dic。其中,clk為系統(tǒng)時(shí)鐘信號,rst為系統(tǒng)清零信號,step1,step2為2個(gè)不同的頻率控制字,s為系統(tǒng)頻率控制字選通端。2選1數(shù)據(jù)選擇器的選通端s受基帶信號控制,當(dāng)基帶信號為‘0’時(shí),選通控制字step1;當(dāng)基帶信號為‘1’時(shí),選通控制字step2。通過對step1,step2的選擇,可以實(shí)現(xiàn)頻率的切換。

      本文引用地址:http://www.biyoush.com/article/191186.htm

      k.jpg


      在QuartusⅡ環(huán)境中,三個(gè)子模塊均用VHDL語言進(jìn)行設(shè)計(jì),系統(tǒng)頂層工程采用原理圖進(jìn)行設(shè)計(jì),對系統(tǒng)頂層工程進(jìn)行器件選擇、引腳鎖定、編譯、綜合后下載到Cyclone系列EP1C12Q240C8器件中,通過在頻率控制字的引腳選擇不同參數(shù)即可在器件中完成調(diào)制器的設(shè)計(jì)。

      4 系統(tǒng)硬件實(shí)時(shí)測試
      調(diào)制器的輸出信號為數(shù)字信號,經(jīng)D/A轉(zhuǎn)換后可以通過示波器進(jìn)行測試,也可以直接采用QuartusⅡ軟件中的嵌入式邏輯分析儀Signal-TapⅡ進(jìn)行測試。
      采用SignalTapⅡ進(jìn)行芯片測試,用戶無需外接專用儀器,就可以對器件內(nèi)部所有信號和節(jié)點(diǎn)進(jìn)行捕獲分析,而又不影響原硬件系統(tǒng)的正常工作。經(jīng)測試得到的實(shí)時(shí)波形如圖5所示。測試結(jié)果表明,基于FPGA和的2FSK調(diào)制器設(shè)計(jì)方案是正確可行的,且波形流暢,在轉(zhuǎn)換處能快速進(jìn)行切換。

      a.jpg



      5 結(jié)語
      用FPGA和實(shí)現(xiàn)信號調(diào)制,既克服了傳統(tǒng)方法耗費(fèi)資源、運(yùn)行速度低等缺點(diǎn),還具有靜態(tài)可重復(fù)編程和動(dòng)態(tài)在系統(tǒng)重構(gòu)的特性,極大地提高了電子系統(tǒng)設(shè)計(jì)的靈活性和通用性,大大縮短了系統(tǒng)的開發(fā)周期。


      上一頁 1 2 3 4 下一頁

      關(guān)鍵詞: CORDIC 2FSK FPGA 算法

      評論


      相關(guān)推薦

      技術(shù)專區(qū)

      關(guān)閉