在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 一種基于FPGA的雷達(dá)數(shù)字信號處理機(jī)設(shè)計與實現(xiàn)

            一種基于FPGA的雷達(dá)數(shù)字信號處理機(jī)設(shè)計與實現(xiàn)

            作者: 時間:2012-03-29 來源:網(wǎng)絡(luò) 收藏

            2 系統(tǒng)實現(xiàn)
            2.1 硬件設(shè)計
            結(jié)合系統(tǒng)需求和系統(tǒng)總體設(shè)計,本系統(tǒng)的硬件主要包括A/D采樣部分、D/A輸出部分、控制信號輸出部分、時鐘部分、設(shè)計及配置、電源管理等六大部分,總體框圖如2圖所示。各功能模塊介紹如下:

            本文引用地址:http://www.biyoush.com/article/190578.htm

            b.jpg


            (1)A/D采樣部分
            根據(jù)性能指標(biāo),系統(tǒng)外接6路模擬信號,信號頻率為100MHz,輸入信號幅度為±1 V,幅度分辨率為0.5 mV。因此設(shè)計了兩片A/D轉(zhuǎn)換模塊ADS6444實現(xiàn)帶通欠采樣,單片ADS6444支持4通道模/數(shù)轉(zhuǎn)換,最高采樣頻率為105 MHz,采樣位數(shù)為14 b的高性能A/D轉(zhuǎn)換電路,輸入信號量程為2 VPP,幅度分辨率為0.12 mV。配合前端數(shù)據(jù)調(diào)理芯片THS4513,能滿足系統(tǒng)對采樣電路的需求。
            (2)D/A轉(zhuǎn)換電路
            無論是調(diào)頻連續(xù)波或脈沖多普勒調(diào)制方式,均需要對外輸出100MHz的基頻信號,因此設(shè)計了D/A轉(zhuǎn)換電路。D/A轉(zhuǎn)換芯片采用MAX5887,它是14位、500 MSPS數(shù)模轉(zhuǎn)換器(DAC),工作電壓為3.3 V,提供76 dBc的無雜散動態(tài)范圍(SFDR)(fout=30 MHz時)。該DAC支持500MSPS的更新速率,且功耗小于230mW。
            (3)控制信號輸出部分
            控制信號輸出TTL的信號,TTL信號采用+5 V供電,而數(shù)據(jù)處理芯片采用的為3.3 V的LVTTL電平,為實現(xiàn)信號的正確傳輸,需要信號轉(zhuǎn)換,因此設(shè)計了I/O緩沖模塊實現(xiàn)LVTTL到TTL的信號轉(zhuǎn)換。I/O緩沖器使用采用美國TI公司的16位同向緩沖器SN74ALVTHl6245,可以完成LVTTL到TTL的電平轉(zhuǎn)換,最高開關(guān)頻率可以達(dá)到80 MHz以上,同時輸出電流大,可以帶動高功耗設(shè)備。
            (4)時鐘部分
            數(shù)/模轉(zhuǎn)換部分、模/數(shù)轉(zhuǎn)換部分、正常工作均需要低抖、高穩(wěn)定性的時鐘,在此使用專用時鐘芯片AD9517來產(chǎn)生系統(tǒng)需要的各個時鐘。AD9517是一款集成高頻時鐘發(fā)生器,具有如下特點:低相位噪聲、VCO頻率變化范圍為1.75~2.25 GHz,4路LVPECL時鐘扇出,輸出頻率范圍為50 MHz~1.6 GHz可調(diào),4路LVDS時鐘扇出,輸出頻率范圍為25~800 MHz可調(diào),4路LVDS時鐘扇出可設(shè)置為8路CMOS時鐘扇出,且相位可調(diào)、可串行控制。
            (5)FPGA設(shè)計
            FPGA要完成對A/D采樣數(shù)據(jù)的數(shù)據(jù)處理、D/A轉(zhuǎn)換的數(shù)據(jù)輸出、控制信號的產(chǎn)生、核心算法的實現(xiàn)、USB調(diào)試接口的數(shù)據(jù)輸入/輸出等,是整個系統(tǒng)設(shè)計的重要部分。根據(jù)系統(tǒng)需求分析,使用了Xilinx Virtex4SX55。Virtex4 SX55含有512個DSP處理單元,具有強(qiáng)大的數(shù)據(jù)處理能力,能夠滿足本系統(tǒng)的信號處理需求。
            (6)電源管理
            本系統(tǒng)采用電源管理模塊將+12 V的外部電源進(jìn)行穩(wěn)壓并分成各種幅度的電壓供各個模塊單獨供電,滿足各個模塊對電壓的嚴(yán)格需求。其電源供電系統(tǒng)結(jié)構(gòu)如圖3所示。

            c.jpg



            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉