在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > EDA/PCB > 設計應用 > 利用C語言對FPGA計算解決方案進行編程方法介紹

            利用C語言對FPGA計算解決方案進行編程方法介紹

            作者: 時間:2012-04-25 來源:網(wǎng)絡 收藏

            3 對環(huán)境的仿真

            再下一步是建立仿真環(huán)境,并在其中測試和優(yōu)化硬件代碼。仿真環(huán)境提供了完整的bit-true/cycle-true仿真,并對的實現(xiàn)進行可靠的模擬。利用設計輸出與C軟件仿真輸出的比較來測試精度,同樣也可得到處理器上真實運行速度的報告。通常,進行結構塊仿真有助于找到設計中的問題,因為這些塊在重組后可以確定總體的運行效果??稍诜抡孢^程中做進一步的調(diào)整,如利用流水線在每個時鐘周期內(nèi)進行單輸入單輸出的測試,或?qū)⑻幚磉^程細分到更多的并行數(shù)據(jù)流中直到的資源利用率達到100%。此外,在硬件編譯時也能發(fā)現(xiàn)算法的最慢點并對其優(yōu)化,在FPGA甚至板子之間分割算法還可以獲得額外的速度。利用軟件,進一步調(diào)整可獲得更好的性能。然而,精確調(diào)整帶來的性能增益卻會下降。通過簡單的增加FPGA非常具有成本效益。并不需要使設計完美化,因為基于這些結果的設計可以在任何時候進行快速的仿真和優(yōu)化。一旦仿真完成,就可以將設計編譯到硬件里并激活數(shù)據(jù)流管理(DSM),以便將數(shù)據(jù)流送到FPGA處理器板而不是仿真器中。

            訪問TI網(wǎng)站,獲取最新技術信息全面了解德州儀器(TI)的處理器電源參考設計:交叉參考搜索、應用手冊、工具和軟件、方框圖參考設計、模擬eLAB。

            fpga相關文章:fpga是什么


            c語言相關文章:c語言教程



            上一頁 1 2 3 下一頁

            關鍵詞: FPGA C語言 計算 方案

            評論


            相關推薦

            技術專區(qū)

            關閉