在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的異步串行總線設(shè)計

            基于FPGA的異步串行總線設(shè)計

            作者: 時間:2012-05-02 來源:網(wǎng)絡(luò) 收藏

            發(fā)送消息的過程相對簡單,只需要按照傳輸格式將所要發(fā)送的消息進行打包、CRC-8編碼。然后用時鐘將打包好的數(shù)據(jù)串行打出即可;接收消息相對復(fù)雜一些,為了準確接收數(shù)據(jù),防止因為時鐘抖動及串行數(shù)據(jù)傳輸信號衰落而導(dǎo)致的誤碼,接收方要盡可能的靠近每比特數(shù)據(jù)位的中點進行采樣,所以在設(shè)計程序時利用鎖相環(huán)將采樣時鐘倍頻到傳輸速率的4倍頻進行同步采樣,這樣采樣點更加接近數(shù)據(jù)中點,采到的數(shù)據(jù)更真實串行數(shù)據(jù)接收狀態(tài)機如圖3所示。

            本文引用地址:http://www.biyoush.com/article/190439.htm

            d.JPG



            3 功能模塊設(shè)計
            根據(jù)對協(xié)議的分析將整個串行總線傳輸協(xié)議從功能上劃分為以下幾個饃塊:發(fā)射模塊、接收模塊、解消息模塊、CRC校驗?zāi)K、自檢模塊、控制模塊、ID版本存取模塊和錯誤重發(fā)模塊等。模塊關(guān)系圖如圖4所示。

            e.JPG



            關(guān)鍵詞: FPGA 異步串行 總線設(shè)計

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉