在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<abbr id="27omo"></abbr>

<menu id="27omo"><dl id="27omo"></dl></menu>
    • <label id="27omo"><tt id="27omo"></tt></label>

      新聞中心

      EEPW首頁 > EDA/PCB > 設計應用 > 高清電視芯片的綜合優(yōu)化設計簡介

      高清電視芯片的綜合優(yōu)化設計簡介

      作者: 時間:2012-06-13 來源:網絡 收藏

      2 基本解決方案

      本文引用地址:http://www.biyoush.com/article/190261.htm

        根據(jù)上述統(tǒng)計結果,得到core-top模塊不滿足時序要求的critical path最多,所以要通過把core-top模塊單獨進行優(yōu)化來得到更佳的綜合結果。首先設置Design Environment和Design Rules,然后對延遲進行優(yōu)化。

        Design Compiler對設計的時序優(yōu)化是基于所指定的延遲約束進行的。影響延遲的約束包括時鐘、輸入和輸出延遲、外部負載、輸入單元的驅動能力、運行環(huán)境和線負載模型等。解決延遲問題的具體方法如下。

        ● 使用set_false_path命令。包含兩個以上時鐘的設計中,在沒有關聯(lián)的時鐘之間要設置false路徑,否則就會浪費更長的運行時間和更高的內存占用率。

        ● 使用ungroup命令,拆分底層模塊。

        ● 用set_critical_range命令定義關鍵路徑的優(yōu)化范圍。

        ● 用set_cost_priority-delay命令設置延遲的優(yōu)先級高于設計約束的優(yōu)先級。

        ● 用set_ultra_optimization命令,可以用調用邏輯復制和門映射的算法來編譯。

        ● Compile incremental命令是在原有的綜合的基礎上,改進設計中不滿足約束的部分,保留滿足約束條件的部分。

        ● Compile-map_effort-high命令中,-high與-medium和-low相比需要編譯時間更長,但是能得到更佳的綜合結果。這個設置可以使關鍵路徑再次綜合。

        3 綜合結果


      上一頁 1 2 3 下一頁

      評論


      相關推薦

      技術專區(qū)

      關閉