在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 星載環(huán)境FPGA軟件在軌重加載的一種方法

            星載環(huán)境FPGA軟件在軌重加載的一種方法

            作者: 時(shí)間:2012-07-25 來(lái)源:網(wǎng)絡(luò) 收藏

            3.2 CPLD軟件設(shè)計(jì)實(shí)現(xiàn)
            系統(tǒng)上電之后,DSP可以根據(jù)實(shí)際工作需要給出的兩種加載方式:PROM串行加載、SelectMAP并行加載,兩種方式均通過(guò)CPLD進(jìn)行。
            當(dāng)進(jìn)行PROM從串模式加載時(shí),配置比特流從PROM中讀取,具體加載實(shí)現(xiàn)流程如圖7所示。

            本文引用地址:http://www.biyoush.com/article/190121.htm

            e.JPG


            當(dāng)CPLD接到DSP發(fā)送的進(jìn)行SelectMAP并行加載命令時(shí),CPLD根據(jù)DSP端口的映射進(jìn)行SelectMAP并行加載,SelectMAP加載具體實(shí)現(xiàn)流程如圖8所示。
            在SelectMAP并行加載過(guò)程中,CPLD負(fù)責(zé)在DSP和之間建立一個(gè)同步接口,將DSP傳送的配置數(shù)據(jù)包進(jìn)行相應(yīng)的處理,生成滿(mǎn)足Select MAP加載時(shí)序的時(shí)鐘、數(shù)據(jù)及控制信號(hào),傳輸至,實(shí)現(xiàn)對(duì)FPGA的SelectMAP加載。
            CPLD軟件采用了一個(gè)狀態(tài)機(jī),實(shí)現(xiàn)接收DSP命令進(jìn)行PROM從串加載或者進(jìn)行SelectMAP并行加載,狀態(tài)機(jī)的流程如圖9所示。
            3.3 加載文件格式
            對(duì)FPGA進(jìn)行加載的文件格式為*.bin文件,通過(guò)bitgen產(chǎn)生,*.bin文件只包含F(xiàn)PGA配置數(shù)據(jù),不包含任何文件信息。

            4 測(cè)試驗(yàn)證
            建立測(cè)試,利用測(cè)試計(jì)算機(jī)(含1553B板卡及控制軟件)模擬星上控制計(jì)算機(jī),對(duì)該FPGA重加載電
            路進(jìn)行測(cè)試,獲得如下測(cè)試結(jié)果:
            (1)在DSP軟件中置PROM加載狀態(tài),上電后,F(xiàn)PGA從PROM加載,F(xiàn)PGA運(yùn)行狀態(tài)正常;
            (2)在DSP軟件中置SelectMAP加載狀態(tài),上電后,DSP從FLASH中讀取配置數(shù)據(jù),通過(guò)CPLD對(duì)FPGA進(jìn)行加載,F(xiàn)PGA運(yùn)行狀態(tài)正常;
            (3)在DSP軟件中置SelectMAP加載狀態(tài),上電后,測(cè)試計(jì)算機(jī)通過(guò)1553B將新的配置數(shù)據(jù)傳輸至DSP,DSP通過(guò)CPLD對(duì)FPGA進(jìn)行加載,F(xiàn)PGA運(yùn)行狀態(tài)正常。
            (4)上電后,測(cè)試計(jì)算機(jī)通過(guò)1553B將新的配置數(shù)據(jù)傳輸至DSP,DSP將配置數(shù)據(jù)燒寫(xiě)至FLASH或者PROM,并置加載狀態(tài),上電后能實(shí)現(xiàn)新配置數(shù)據(jù)的加載。
            通過(guò)以上測(cè)試表明,該電路具備FPGA下的在軌重加載功能。

            5 結(jié)論
            本文介紹了下通過(guò)1553B接口實(shí)現(xiàn)FPGA在軌重加載的,并完成了相應(yīng)的硬件電路設(shè)計(jì)實(shí)現(xiàn),通過(guò)實(shí)驗(yàn)室測(cè)試驗(yàn)證,證明本文所描述的環(huán)境FPGA在軌重加載設(shè)計(jì)思想合理可行,不僅能滿(mǎn)足星載環(huán)境下FPGA軟件的更新升級(jí),還能實(shí)現(xiàn)FPGA軟件功能模塊的自身故障修復(fù),并且能靈活地實(shí)現(xiàn)衛(wèi)星應(yīng)用功能的領(lǐng)域擴(kuò)展,最大限度提高衛(wèi)星系統(tǒng)的利用率。


            上一頁(yè) 1 2 3 下一頁(yè)

            關(guān)鍵詞: FPGA 星載 環(huán)境 方法

            評(píng)論


            相關(guān)推薦

            技術(shù)專(zhuān)區(qū)

            關(guān)閉