在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<abbr id="27omo"></abbr>

<menu id="27omo"><dl id="27omo"></dl></menu>
    • <label id="27omo"><tt id="27omo"></tt></label>

      新聞中心

      EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的24點離散傅里葉變換結構設計

      基于FPGA的24點離散傅里葉變換結構設計

      作者: 時間:2012-10-23 來源:網絡 收藏

      2 基于的24點DFT設計
      為簡化設計,假設所設計24點DFT模塊輸入/輸出信號均為24路并行信號。如圖1所示,采用Good—Thomas映射算法,可將24點DFT分解成3個8點DFT和8個3點DFT模塊構成。由于ISF10.1軟件提供的FFT IP核模塊輸入/輸出信號均為串行形式,并且每一個時刻3個8點FFT IP核模塊輸出的數(shù)據恰為1個3點DFT的輸入信號。因此,為進一步節(jié)約資源,提出一種適合實現(xiàn)的24點DFT實現(xiàn)結構,如圖2所示。相對于圖1,改進后的24點DFT只需要3個8點FFT IP核模塊和1個3點DFT模塊,從而能夠大幅節(jié)約資源。同時,只需相應修改FFT IP核模塊相應參數(shù)以及串并轉換和并串轉換的路數(shù),就可以實現(xiàn)長度為N=3×2n點的DFT。

      本文引用地址:http://www.biyoush.com/article/189832.htm

      時可以采用兩個實數(shù)乘法器實現(xiàn),因此設計的3點DFT僅需要兩個實數(shù)乘法器,從而節(jié)約了乘法器資源。同時,該結構采用流水線操作方式,也提高了實現(xiàn)效率。

      e.JPG



      評論


      相關推薦

      技術專區(qū)

      關閉
      ×

      “芯”朋友见面大会
      珠海|11.14|泰克“芯”朋友见面大会珠海站|泰克带您从测试角度看半导体的整条产业链,快来报名抢位吧>>