在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > FPGA遠(yuǎn)程更新重啟系統(tǒng)

            FPGA遠(yuǎn)程更新重啟系統(tǒng)

            作者: 時間:2012-11-03 來源:網(wǎng)絡(luò) 收藏

            正文 

            本文引用地址:http://www.biyoush.com/article/189787.htm

            1) 因為具有開發(fā)周期短,可更新等優(yōu)點,現(xiàn)在有越來越多的通訊采用作為實際產(chǎn)品方案。已經(jīng)有大量的應(yīng)用到通訊中,為了降低維護(hù)的人力成本,需要能夠?qū)崿F(xiàn)FPGA遠(yuǎn)程版本更新。本文將以Xilinx Virtex6 為例描述如何實現(xiàn)遠(yuǎn)程FPGA版本更新/重啟。

            2) FPGA加載主要分為2大類,一類是主動模式(master)另一類是從模式(slave).在主動模式時FPGA會外掛存儲器存儲FPGA bit映像,FPGA會主動提供時鐘訪問外部存儲器。在從模式時,F(xiàn)PGA作為從設(shè)備被掛在控制器CPU上由處理器控制對FPGA編程。上述兩種模式中,因為從模式FPGA由外部CPU控制編程,可以通過CPU文件就可以實現(xiàn)對FPGA的版本更新,非常方便。但是當(dāng)CPU外掛的FPGA較多時會使系統(tǒng)加載時間過長,降低系統(tǒng)啟動速度。這里將利用FPGA 多重啟(multi-boot)功能實現(xiàn)在主動模式下版本更新。

            3) 流程

            當(dāng)系統(tǒng)需要升級時,中心控制系統(tǒng)需要將新的FPGA比特映像文件直接發(fā)布到遠(yuǎn)程子系統(tǒng),由遠(yuǎn)程 子系統(tǒng)將比特文件更新到非易失存儲器。然后由FPGA內(nèi)部控制邏輯重新啟動。比特映像文件更新后,下次上電啟動將從新的比特映像文件。

            如圖 1. FPGA系統(tǒng)

            FPGA遠(yuǎn)程更新重啟系統(tǒng)

            多重啟動 FPGA 介紹 


            上一頁 1 2 3 4 下一頁

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉