在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA 的DDR SDRAM控制器在高速數(shù)據(jù)采集系統(tǒng)中

            基于FPGA 的DDR SDRAM控制器在高速數(shù)據(jù)采集系統(tǒng)中

            作者: 時(shí)間:2012-11-05 來源:網(wǎng)絡(luò) 收藏

            寫數(shù)據(jù)的波形圖如圖9 所示,當(dāng)主狀態(tài)機(jī)在SAVE_DATA 狀態(tài)時(shí), 的數(shù)據(jù)總線上一次存儲(chǔ)8 個(gè)數(shù)據(jù)。圖中的選通信號(hào)HI_LO 是由產(chǎn)生的,在信號(hào)的上升沿和下降沿存儲(chǔ)器存儲(chǔ)數(shù)據(jù)總線上的數(shù)據(jù),存滿8 個(gè)完成一次寫操作。直到前端緩存的讀使能信號(hào)有效時(shí),從前端緩存讀取數(shù)據(jù),并發(fā)起下一次寫操作。

            將所設(shè)計(jì)的控制器用于最高采樣速率為10MHz 的數(shù)據(jù)采集系統(tǒng)中, 工作的差分時(shí)鐘為100MHz,容量為32MByte,系統(tǒng)運(yùn)行性能良好,能夠較好的完成 與AD 轉(zhuǎn)換模塊,PCI 總線接口模塊之間的數(shù)據(jù)交換。圖10 為數(shù)據(jù)采集卡對(duì)10kHz 正弦信號(hào)采樣的波形。

            5 特色描述

            (1) 本設(shè)計(jì)在深入了解DDR SDRAM 工作原理的基礎(chǔ)上,確定了DDR SDRAM 控制器的總體方案和模塊化設(shè)計(jì)方法。

            (2) 用實(shí)現(xiàn)的DDR SDRAM的控制器能在很高的速度下完成數(shù)據(jù)的讀寫和復(fù)雜的控制操作,工作可靠。

            (3) 該控制器解決了DDR SDRAM 用于高速數(shù)據(jù)采集的關(guān)鍵技術(shù)問題,對(duì)增加數(shù)據(jù)采集系統(tǒng)的緩存容量具有重要意義。


            上一頁 1 2 3 4 下一頁

            關(guān)鍵詞: SDRAM FPGA DDR 控制器

            評(píng)論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉