在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的等精度頻率計的設(shè)計與實現(xiàn)

            基于FPGA的等精度頻率計的設(shè)計與實現(xiàn)

            作者: 時間:2012-11-26 來源:網(wǎng)絡(luò) 收藏

            設(shè)在某一次預(yù)置門控時間Tc中對被測信號計數(shù)值為Nx,對標準頻率信號的計數(shù)值為Nb,則根據(jù)閘門時間相等,可得出公式(1):

            37.jpg

            2 頻率計的VHDL設(shè)計

            本設(shè)計采用ALTERA公司的芯片EPF10K10,該芯片管腳間的延遲為5 ns,即頻率為200 MHz,應(yīng)用標準化的硬件描述語言VHDL有非常豐富的數(shù)據(jù)類型,他的結(jié)構(gòu)模型是層次化的,利用這些豐富的數(shù)據(jù)類型和層次化的結(jié)構(gòu)模型,對復(fù)雜的數(shù)字系統(tǒng)進行邏輯設(shè)計并用計算機仿真,逐步完善后進行自動綜合生成符合要求的、在電路結(jié)構(gòu)上可實現(xiàn)的數(shù)字邏輯,再下載到可編程邏輯器件中,即可完成設(shè)計任務(wù)。下面給出該頻率計基于EPF10K10的VHDL描述源程序:

            39.jpg
            40.jpg



            關(guān)鍵詞: FPGA 等精度頻率計

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉