在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的PCI數(shù)據(jù)采集卡設(shè)計

            基于FPGA的PCI數(shù)據(jù)采集卡設(shè)計

            作者: 時間:2013-08-22 來源:網(wǎng)絡(luò) 收藏

            摘要 論述了基于設(shè)計,板卡實現(xiàn)了查詢、中斷和DMA等多種方式讀取數(shù)據(jù),可以實時采集數(shù)據(jù)、實現(xiàn)大容量數(shù)據(jù)的緩存,還有效地解決了對數(shù)據(jù)高速采集、傳輸?shù)男枨?,設(shè)計采用實現(xiàn)數(shù)據(jù)采集控制邏輯,減少了開發(fā)周期,并可在線修改設(shè)計和進行設(shè)計升級。
            關(guān)鍵詞 ;;數(shù)據(jù)采集

            數(shù)字信號處理的出現(xiàn)改變了信息與信號處理技術(shù),而數(shù)據(jù)采集作為數(shù)字信號處理的前期工作,在整個數(shù)字系統(tǒng)中起到關(guān)鍵性作用。

            1 數(shù)據(jù)采集系統(tǒng)
            數(shù)據(jù)采集是指從待測設(shè)備中自動采集信息的過程。圖1顯示了基于PC機的典型數(shù)據(jù)采集系統(tǒng)的各項組成部分。

            本文引用地址:http://www.biyoush.com/article/189530.htm

            a.JPG


            選用PC機作為控制系統(tǒng)操作平臺,為了能和外部設(shè)備通信,PC機提供了外置的USB、串口、并口及內(nèi)置的ISA、等接口。PCI總線接口速度快、系統(tǒng)占用率低,有完備的即插即用管理體制,是目前計算機插卡式外設(shè)總線的事實標準。本文利用FPGA通過PCI接口芯片與計算機進行通信,F(xiàn)PGA外接FIFO存儲器,A/D轉(zhuǎn)換數(shù)據(jù)直接存儲在FIFO中,實現(xiàn)了數(shù)據(jù)的高速采集與連續(xù)穩(wěn)定數(shù)據(jù)流的輸出。

            2 數(shù)據(jù)采集硬件設(shè)計
            PCI數(shù)據(jù)采集板卡的硬件整體框架如圖2所示。

            b.JPG


            2.1 PCI總線接口設(shè)計
            PCI總線是一個地址/數(shù)據(jù)、命令/字節(jié)選擇信號復(fù)用的總線。它采用主從信號雙向握手的方式來控制數(shù)據(jù)的傳輸,其接口電路設(shè)計和傳統(tǒng)總線接口電路設(shè)計有較大的差別,所以必須嚴格遵守PCI總線規(guī)范所規(guī)定的技術(shù)規(guī)范。本文采用PLX公司的PC19054作為PCI總線的接口控制器。PCI9054是專用的PCI接口芯片,它主要是將復(fù)雜的PCI時序轉(zhuǎn)換為簡單的時序。
            2.2 FPGA設(shè)計
            FPGA設(shè)計用超高速集成電路硬件描述語言(Very High Speed Integrated Circuit hardware Dessription Language,VHDL)實現(xiàn),設(shè)計軟件選用Quartus II。VHDL設(shè)計主要分為:總線讀寫設(shè)計,A/D控制設(shè)計,D/A控制設(shè)計,定時/計數(shù)器設(shè)計及DIO設(shè)計。

            fpga相關(guān)文章:fpga是什么



            上一頁 1 2 下一頁

            關(guān)鍵詞: FPGA PCI 數(shù)據(jù)采集卡

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉