在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > ∑-△ADC的降采樣濾波器的設(shè)計與實現(xiàn)

            ∑-△ADC的降采樣濾波器的設(shè)計與實現(xiàn)

            作者: 時間:2009-04-16 來源:網(wǎng)絡(luò) 收藏

            本文設(shè)計了一個各級位數(shù)動態(tài)可調(diào)的方法,對各級輸入、輸出位數(shù)各種可能的情況進行分析,得到最終的各級的輸入輸出數(shù)據(jù)位數(shù)如表6所示。

            本文引用地址:http://www.biyoush.com/article/188975.htm

            4.1.4 時鐘的處理
            系統(tǒng)用到了多個分頻時鐘,為了方便后面布局布線做時鐘樹,本設(shè)計采用計數(shù)器產(chǎn)生使能信號進行分頻。
            4.1.5 Design Compiler綜合
            本設(shè)計采用SMIC 0.18μm CMOS工藝庫,將編寫的Verilog代碼用Synopsy的Design Compiler綜合,通過加上適當(dāng)?shù)募s束條件反復(fù)優(yōu)化,最終得到綜合結(jié)果。綜合結(jié)果通過Synopsys VCS仿真驗證。
            4.2 版圖設(shè)計
            本設(shè)計采用Cadence Encounter對綜合后的濾波器的門級網(wǎng)表進行布局布線,圖5是完成布局布線后的版圖。芯片主要參數(shù)如表7所示。

            5 芯片測試
            在模擬三階CRFB結(jié)構(gòu)的∑-△調(diào)制器輸入的情況下,通過邏輯分析儀采集輸入為150 kHz正弦信號的輸出數(shù)據(jù),并由計算得到的頻譜如圖6所示,信號與噪聲加失真比(SINAD)大于86 dB,滿足性能指標(biāo)要求。

            6 結(jié)論
            本文介紹了一個用于帶寬150 kHz、精度16 bit的高精度、寬帶∑-△模數(shù)轉(zhuǎn)換器中的低通濾波器。本設(shè)計可以集成在SOC芯片中,主要應(yīng)用于醫(yī)療儀器、移動通信、過程控制和PDA等領(lǐng)域。濾波器通過級聯(lián)Sharpened CIC濾波器、ISOP濾波器和半帶濾波器實現(xiàn)。并通過Synopsy的Design Compiler進行電路綜合和Cadence Encounter進行布局布線,采用SMIC 0.18μm CMOS工藝實現(xiàn)。系統(tǒng)仿真和芯片測試結(jié)果表明,性能滿足設(shè)計指標(biāo)要求。


            上一頁 1 2 3 下一頁

            關(guān)鍵詞: ADC 降采樣 濾波器

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉