在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<abbr id="27omo"></abbr>

<menu id="27omo"><dl id="27omo"></dl></menu>
    • <label id="27omo"><tt id="27omo"></tt></label>

      新聞中心

      EEPW首頁 > 模擬技術 > 設計應用 > 雷達視頻信號模擬器的硬件設計與實現(xiàn)

      雷達視頻信號模擬器的硬件設計與實現(xiàn)

      作者: 時間:2009-05-14 來源:網絡 收藏

      該系統(tǒng)需產生和差三通道I,Q共6路回波信號,而每路信號都需將對應的雜波、噪聲及目標參數(shù)下載到Flash存儲器中。由于數(shù)據量較大,且考慮到下載速度,該背板總線采用了自行設計的單環(huán)總線結構。該結構采用基于低壓差分信號收發(fā)器DS92LV18和低壓差分信號傳輸模擬交叉點開關SCAN90 CP02來實現(xiàn)。通過各子卡的插拔,實現(xiàn)對SCAN90 CP02的邏輯控制,從而保證無論背板各擴展槽是否有卡,整個環(huán)路都保持封閉狀態(tài)。DS92LV18的主要性能:15~66 MHz,18:1/1:18串行/解串器;收發(fā)一體設計;內置發(fā)射/接收數(shù)字鎖相環(huán);提供幀同步、幀檢測、時鐘恢復功能;可進行單器件環(huán)路測試,器件引腳基本兼容,設有本地及線路環(huán)回模式。SCAN90CP02的特點:每通道的傳輸速率達1.5 Gb/s;低功耗;在雙中繼器模式下,最高速率時,電流為70 mA;低輸出抖動;配置有預增強功能,可驅動有損耗的背板和電纜LVDS/BLVDS/CML/LVPECL輸入;LVDS輸出。由這兩款器件組成的環(huán)網總線最大數(shù)據喬吐速度為1.188 Gb/s,能夠滿足快速下載數(shù)據的要求。圖3給出單環(huán)總線的結構原理框圖。

      2.3視頻信號卡

      視頻信號卡為整個系統(tǒng)的核心部分,因其視頻信號的生成所涉及的運算量很大,單個DSP難以生成多路視頻信號,同時出于系統(tǒng)升級的考慮,因此該視頻的每路都使用高性能的TMS320C6713型浮點數(shù)字信號處理器。該DSP采用先進的超長指令字結構,內置8個獨立的功能單元、2個定點算術邏輯單元,2個浮點乘法器,4個浮點ALU、32個32位通用目的寄存器,4 K字節(jié)的L1高速程序緩存區(qū),4 K字節(jié)的L1高速數(shù)據緩存器,256 K字節(jié)的L2兩級數(shù)據緩存器。這種結構能最大限度地發(fā)揮8個功能單元的并行計算能力,使得300 MHz系統(tǒng)時鐘工作下的DSP性能達到2400MI/s和1 800MFLO/s。

      單路視頻信號生成原理框圖如圖4所示。其中,DSP完成視頻信號運算;FPGA(1)用于控制LVDS收發(fā)器接收來自總線上的命令、地址及數(shù)據,在產生視頻信號前,將上位機事先產生的雜波數(shù)據、噪聲及目標參數(shù)下載至Flash存儲器中。在生成視頻信號期間,F(xiàn)PGA(1)判斷DSP的工作狀態(tài),將Flash存儲器的數(shù)據讀入輸入FIFO中;FPGA(2)主要完成DSP瀆寫輸入、輸出FIFO的邏輯轉換,接收來自DSP計算視頻信號相對PRF信號的延遲時間,通過FPGA(1)接收同步信號,讀取輸出FIFO的數(shù)據并啟動D/A轉換器;DSP將輸入FIFO的數(shù)據瀆人其內部RAM,根據對應的數(shù)據及目標參數(shù)生成所需的視頻信號數(shù)據,并將運算后的數(shù)據寫入輸出FIFO。FIFO采用IDT72V17160,其讀寫速度可達100 MHz。

      3系統(tǒng)工作流程

      上位機根據噪聲和雜波模型脫機產生和路、方位差、俯仰差三通道I/O雜波、噪聲及目標參數(shù),由上位機發(fā)出指令、卡地址將各通道的數(shù)據下載至對應的Flash存儲器。然后,由上位機生成DSP指令,發(fā)送至主控卡的緩存中,觸發(fā)同步信號,將指令發(fā)送至DSP,同時視頻卡根據該同步信號產生視頻信號,DSP對視頻信號進行采樣、運算,并將其結果及狀態(tài)信息發(fā)送至上位機顯示。



      評論


      相關推薦

      技術專區(qū)

      關閉