在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于DDS的電路板檢測儀信號源設(shè)計(jì)

            基于DDS的電路板檢測儀信號源設(shè)計(jì)

            作者: 時間:2010-09-29 來源:網(wǎng)絡(luò) 收藏


            圖5和圖6顯示了頻率控制字為68h產(chǎn)生的正弦波、頻率控制字為346h的方波和頻率控制字為27Fh的脈沖信號的功能仿真波形。從功能仿真波形可以看出,電路能夠很好地產(chǎn)生所需激勵信號。
            3.2 硬件驗(yàn)證
            為了能夠更清晰地分析電路,采用DE2-70開發(fā)板結(jié)合SignalTapⅡ型嵌入式邏輯分析儀對進(jìn)行實(shí)時的硬件驗(yàn)證。首先對頂層電路圖做部分修改,主要是進(jìn)行管腳設(shè)定。將修改后的頂層文件下載到DE2-70中,通過SignalTapⅡ型嵌入式邏輯分析儀實(shí)時觀測FPGA輸出波形,如圖7所示。SignalTapⅡ所能顯示的被測信號的時間長度為T,計(jì)算公式如下:

            式中:N為SignalTapⅡ的緩存中存儲的采樣點(diǎn)數(shù),Ts為SignalTapⅡ采樣時鐘的周期。由圖7和式(3)可得出表1所示結(jié)論。


            產(chǎn)生誤差的主要原因有兩方面,一是截?cái)嗾`差,ROM查找表的地址輸入是相位累加器的高11位;二是正弦波量化引入的誤差,將正弦信號量化為二進(jìn)制數(shù)必然引起誤差。

            4 結(jié)語
            通過對DDS電路的功能仿真和硬件驗(yàn)證,可以看出DDS可以有效地產(chǎn)生所需波形信號。較傳統(tǒng)的信號發(fā)生器,可以減小體積、降低功耗、提高可靠性和靈活性并縮短了開發(fā)周期,具有較高的實(shí)用價值。


            上一頁 1 2 3 下一頁

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉