在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA的高速FIFO電路設(shè)計

            基于FPGA的高速FIFO電路設(shè)計

            ——
            作者:栗永強 中國電子科技集團(tuán)公司第41研究所 時間:2010-04-19 來源:電子產(chǎn)品世界 收藏

              高速采集數(shù)據(jù)傳輸過程

            本文引用地址:http://www.biyoush.com/article/108097.htm

              在高速采集時,讀頻率等于寫頻率,當(dāng)啟動觸發(fā)傳輸時,觸發(fā)傳輸長度為門控信號長度,直到將內(nèi)部數(shù)據(jù)傳輸完畢,觸發(fā)結(jié)束標(biāo)志由almost_empty決定,當(dāng)alomost_empty有效時,停止觸發(fā)傳輸,觸發(fā)傳輸過程如圖6所示。

              結(jié)語

              采用高速異步作為數(shù)據(jù)采集緩存,應(yīng)用范圍十分廣泛。特別是在高速數(shù)據(jù)采集系統(tǒng)中,在外接存儲器時,采集數(shù)據(jù)首先要經(jīng)過緩存才能存入外部存儲器,采用自生成就能夠滿足要求。本方案充分利用FIFO的特點,通過控制電路優(yōu)化設(shè)計,解決了讀寫的異同問題,提高了電路的工作效率。

              參考文獻(xiàn):

              [1] John F W. 數(shù)字設(shè)計原理與實踐[M]. 北京:機(jī)械工業(yè)出版社, 2003

              [2] 候伯亨, 顧新. VHDL硬件描述語言與電路設(shè)計[M]. 西安:西安電子科技大學(xué)出版社, 1997

              [3] Virtex-5 User Guide, Xilinx

              [4] 雷海衛(wèi), 劉俊. 中軟FIFO的設(shè)計與實現(xiàn)[J]. 微計算機(jī)信息, 2008,24(2):207-209

              [5] 于海, 樊曉椏. 基于FPGA異步FIFO的研究與實現(xiàn)[J]. 微電子學(xué)與計算機(jī), 2007,24(3):210-216

            dc相關(guān)文章:dc是什么


            fpga相關(guān)文章:fpga是什么



            上一頁 1 2 3 下一頁

            關(guān)鍵詞: FIFO FPGA 時鐘 201004

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉