在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<abbr id="27omo"></abbr>

<menu id="27omo"><dl id="27omo"></dl></menu>
    • <label id="27omo"><tt id="27omo"></tt></label>

      首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
      EEPW首頁 >> 主題列表 >> xilinx fpga

      基于CPLD/FPGA的半整數(shù)分頻器的設(shè)計(jì)

      • 簡要介紹了CPLD/FPGA器件的特點(diǎn)和應(yīng)用范圍,并以分頻比為2.5的半整數(shù)分頻器的設(shè)計(jì)為例,介紹了在MAX+plus II開發(fā)軟件下,利用VHDL硬件描述語言以及原理圖的輸入方式來設(shè)計(jì)數(shù)字邏輯電路的過程和方法。
      • 關(guān)鍵字: CPLD  FPGA  整數(shù)  分頻器    

      基于FPGA的總線型LVDS通信系統(tǒng)設(shè)計(jì)

      • 本文介紹一種基于總線型LVDS的通信系統(tǒng)方案,以及利用FPGA芯片實(shí)現(xiàn)系統(tǒng)核心模塊的設(shè)計(jì)方法。
      • 關(guān)鍵字: FPGA  LVDS  總線  通信    

      基于FPGA的多路模擬量、數(shù)字量采集與處理系統(tǒng)

      • 提出一種基于FPGA技術(shù)的多路模擬量、數(shù)字量采集與處理系統(tǒng)的設(shè)計(jì)方案,分析整個(gè)系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部硬件資源的劃分和軟件的設(shè)計(jì)方案等。
      • 關(guān)鍵字: FPGA  多路  模擬量  數(shù)字量采集    

      固定幾何結(jié)構(gòu)的FFT算法及其FPGA實(shí)現(xiàn)

      • 固定幾何結(jié)構(gòu)的FFT算法及其FPGA實(shí)現(xiàn)。
      • 關(guān)鍵字: FPGA  FFT  幾何  算法    

      基于FPGA的高速高精度頻率測量的研究

      • 本文介紹的測頻方法,不僅消除了直接測頻方法中對測量頻率需要采用分段測試的局際,而且在整個(gè)測試頻段內(nèi)能夠保持高精度不變。
      • 關(guān)鍵字: FPGA  高精度  頻率  量的研究    

      PSD813F2在FPGA配置中的應(yīng)用

      • 可編程外圍器件PSD應(yīng)用于單片機(jī)系統(tǒng)后,簡化了單片機(jī)外圍電路的設(shè)計(jì),增加了系統(tǒng)的可靠性;利用PSD與單片機(jī)組成的系統(tǒng),通過計(jì)算機(jī)串口對FPGA進(jìn)行實(shí)時(shí)在線編程、仿真和配置。
      • 關(guān)鍵字: 813F  FPGA  PSD  813    

      用PowerPC860實(shí)現(xiàn)FPGA配置

      • 介紹如何用PowerPC860(MPC860)進(jìn)行FPGA(Xilinx的Virtex-II系列)的配置;給出進(jìn)行FPGA配置所需的詳細(xì)時(shí)序圖和原理圖。
      • 關(guān)鍵字: PowerPC  FPGA  860    

      利用FPGA實(shí)現(xiàn)MMC2107與SDRAM接口設(shè)計(jì)

      • 介紹基于現(xiàn)場可編程門陣列(FPGA),利用VHDL語言設(shè)計(jì)實(shí)現(xiàn)MMC2107與SDRAM接口電路。文中包括MMC2107組成結(jié)構(gòu)、SDRAM存儲接口結(jié)構(gòu)和SDRAM控制狀態(tài)機(jī)的設(shè)計(jì)。
      • 關(guān)鍵字: SDRAM  FPGA  MMC    

      用TMS320LF2407和FPGA實(shí)現(xiàn)電能質(zhì)量監(jiān)測

      • 提出用TMS320LF2407和FPGA實(shí)現(xiàn)電能監(jiān)測的一種方案,闡述各模塊的設(shè)計(jì)和實(shí)現(xiàn)方法,本方案中,F(xiàn)PGA用于采樣16路交流信號并進(jìn)行64次諧波分析。
      • 關(guān)鍵字: 質(zhì)量  監(jiān)測  電能  實(shí)現(xiàn)  FPGA  TMS320LF2407  

      Xilinx發(fā)布新型CoolRunner-II CPLD

      • 全球領(lǐng)先的可編程邏輯解決方案供應(yīng)商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布推出兩款新的CoolRunner-II™ CPLD系列產(chǎn)品。這兩款產(chǎn)品是CoolRunner-IIA的XC2C32A 和 XC2C64A器件,分別具有32和64宏單元密度,均裝有一個(gè)額外的I/O組,以支持電壓轉(zhuǎn)換和器件接口連接-同時(shí)仍保留CoolRunner-II系列產(chǎn)品的成本優(yōu)化、低功耗的特點(diǎn)。 賽靈思 還為這兩種器件提供了更小尺寸的焊盤和更低成本的封裝。 可選的新型微引線框架(MLF)芯
      • 關(guān)鍵字: Xilinx  

      Vitex-4平臺FPGA

      •   Xilinx公司基于ASMBLTM(Advanced Silicon Modular Block)架構(gòu)最近推出第4代Virtex系列器件Vitex-4平臺FPGA,成為具有成本優(yōu)勢的ASIC和ASSP替代解決方案。 Vitex-4平臺FPGA   Vitex-4平臺FPGA系列(Vitex-4 LX、SX、FX)提供不同的內(nèi)核功能組合(見圖1)。邏輯、存儲器、并行和串行I/O、嵌入式處理器、高性能DSP、增強(qiáng)時(shí)鐘管理、硬IP、混合信號以及其他功能模塊的優(yōu)化組合使Vitex-4系列可以完美地滿足特定
      • 關(guān)鍵字: FPGA  嵌入式  

      Xilinx發(fā)布新型CoolRunner-II CPLD

      •   全球領(lǐng)先的可編程邏輯解決方案供應(yīng)商賽靈思公司今天宣布推出兩款新的CoolRunner-II™ CPLD系列產(chǎn)品。這兩款產(chǎn)品是CoolRunner-IIA的XC2C32A 和 XC2C64A器件,分別具有32和64宏單元密度,均裝有一個(gè)額外的I/O組,以支持電壓轉(zhuǎn)換和器件接口連接-同時(shí)仍保留CoolRunner-II系列產(chǎn)品的成本優(yōu)化、低功耗的特點(diǎn)。 賽靈思 還為這兩種器件提供了更小尺寸的焊盤和更低成本的封裝。 可選的新型微引線框架(MLF)芯片級封裝減小了器件焊盤的尺寸,其價(jià)格可與標(biāo)準(zhǔn)的方
      • 關(guān)鍵字: Xilinx  元件  制造  

      使用LeonardoSpectrum綜合Xilinx FPGA的VHDL程序

      • 摘   要: 本文總結(jié)了使用LeonardoSpectrum綜合Xilinx FPGA的VHDL程序應(yīng)用,以及在VHDL中使用不同類型RAM的方法。關(guān)鍵詞: LeonardoSpectrum;FPGA;VHDLLeonardoSpectrum 是Mentor Graphics公司設(shè)計(jì)的功能強(qiáng)大的EPLD/FPGA/ASIC綜合工具,支持大部分EPLD/FPGA廠商的產(chǎn)品。LeonardoSpectrum支持VHDL、Verilog、EDIF的綜合、優(yōu)化和定時(shí)分析,可
      • 關(guān)鍵字: FPGA  LeonardoSpectrum  VHDL  

      一種近距雷達(dá)目標(biāo)檢測信號處理的FPGA實(shí)現(xiàn)

      • 摘   要: 本文在闡述某種近距雷達(dá)目標(biāo)檢測原理和FPGA技術(shù)發(fā)展?fàn)顩r的基礎(chǔ)上,著重討論用FPGA設(shè)計(jì)高性能的數(shù)字信號處理系統(tǒng)的方法,并給出一個(gè)應(yīng)用實(shí)例。關(guān)鍵詞:  FPGA;近距雷達(dá);目標(biāo)檢測;數(shù)字信號處理前言FPGA及其相關(guān)技術(shù)是當(dāng)代微電子技術(shù)迅速發(fā)展的產(chǎn)物,目前已經(jīng)成為開發(fā)復(fù)雜數(shù)字系統(tǒng)的主要方式之一。某近距雷達(dá)系統(tǒng)要求利用在與被探測目標(biāo)的短暫交會(huì)過程中,對獲得的多普勒信號進(jìn)行頻譜分析并完成動(dòng)目標(biāo)的識別檢測。交會(huì)的短暫性對信號處理系統(tǒng)的實(shí)時(shí)性提出了嚴(yán)格的要求,在
      • 關(guān)鍵字: FPGA  近距雷達(dá)  目標(biāo)檢測  數(shù)字信號處理  

      精確綜合:下一代FPGA綜合平臺

      • 概述 電子系統(tǒng)設(shè)計(jì)正在發(fā)生著重要的轉(zhuǎn)變??删幊踢壿嬈骷乖O(shè)計(jì)者可以開發(fā)具有千萬門以上、頻率超過300MHz以及嵌入式處理器的電路,能夠集成完整的系統(tǒng)。這一技術(shù)進(jìn)步通過提供ASIC領(lǐng)域之外的全面的方法,正在引起設(shè)計(jì)過程的轉(zhuǎn)變。在迅速變化的可編程邏輯領(lǐng)域,EDA提供商面臨的挑戰(zhàn)是,如何提供與硅容量和復(fù)雜性同步的設(shè)計(jì)工具和方法。例如,ASIC領(lǐng)域用了15年來合并硅處理和基于可靠的功能性EDA軟件的設(shè)計(jì)方法。這種ASIC技術(shù)曾經(jīng)是工業(yè)領(lǐng)域的驅(qū)動(dòng)力和發(fā)展方向??梢哉fASIC處理造就了電子工業(yè)廉價(jià)的方案,導(dǎo)
      • 關(guān)鍵字: FPGA  
      共6783條 449/453 |‹ « 444 445 446 447 448 449 450 451 452 453 »

      xilinx fpga介紹

        Xilinx FPGA   Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]

      熱門主題

      樹莓派    linux   
      關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
      Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
      《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
      備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473