在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> xilinx fpga

            Altera在京展示業(yè)界最全面28nm最新技術(shù)

            •   2013年1月22日,Altera 公司 (Nasdaq: ALTR) 在北京演示目前業(yè)界最全面的28-nm FPGA 器件系列產(chǎn)品所提供的靈活性與性能,其中包括 Stratix®  V, Arria®  V , Cyclone®  V, SoC FPGAs,以及 OpenCL 演示。來自中國最主要行業(yè)媒體現(xiàn)場體驗(yàn) Altera 28-nm FPGA 產(chǎn)品系列如何幫助設(shè)計(jì)師實(shí)現(xiàn)更低成本、更高效能、更低能耗,為客戶提供差異化的解決方案。   Alt
            • 關(guān)鍵字: Altera  28nm  FPGA  OpenCL  SoC  

            基于DSP和FPGA構(gòu)成多普勒測量系統(tǒng)

            • 基于DSP和FPGA構(gòu)成多普勒測量系統(tǒng),隨著FPGA性能和容量的改進(jìn),使用FPGA執(zhí)行DSP功能的做法變得越來越普遍。在許多情況下,同一應(yīng)用中同時(shí)使用處理器和FPGA,采用協(xié)處理架構(gòu),讓FPGA執(zhí)行預(yù)處理或后處理操作,以加快處理速度。本文說明如何將FPGA和與固定
            • 關(guān)鍵字: 測量  系統(tǒng)  多普勒  構(gòu)成  DSP  FPGA  基于  

            基于FPGA和DSP的微振動傳感器信號采集系統(tǒng)設(shè)計(jì)

            • 摘要:為實(shí)現(xiàn)對雙M—Z型光纖微振動傳感器的振動信號進(jìn)行實(shí)時(shí)檢測和處理,提出一種基于FPGA和DSP的數(shù)據(jù)采集和實(shí)時(shí)處理系統(tǒng)。通過描述系統(tǒng)的硬件設(shè)計(jì)原理和寄存器配置,以及軟件框架和流程,介紹了系統(tǒng)的設(shè)計(jì)和實(shí)
            • 關(guān)鍵字: FPGA  DSP  振動傳感器  信號采集    

            利用CPLD實(shí)現(xiàn)FPGA的快速加載

            • 基于SRAM的FPGA由于其可編程、可升級的特性,被廣泛應(yīng)用于現(xiàn)代通信系統(tǒng)中。由于其易失性,每次上電后都需要重新對FPGA進(jìn)行加載。隨著通信系統(tǒng)復(fù)雜度的提高,F(xiàn)PGA配置文件越來越大,加載時(shí)間越來越長,嚴(yán)重影響系統(tǒng)的啟動時(shí)同。為了提高FPGA的加載效率,在此提出一種通過CPLD進(jìn)行FPGA串行加載的方案。通過驗(yàn)證,該方法既能能提高FPGA加載效率,又能節(jié)省CPU和FPGA的GIPO管腳,降低系統(tǒng)啟動時(shí)間,非常適用于現(xiàn)代復(fù)雜通信系統(tǒng)。
            • 關(guān)鍵字: CPLD  FPGA    

            面向異步視頻的嵌入式圖像處理系統(tǒng)設(shè)計(jì)

            • 面向異步視頻的嵌入式圖像處理系統(tǒng)設(shè)計(jì),摘要:在此設(shè)計(jì)出一種基于DSP+FPGA技術(shù)的面向異步視頻的嵌入式圖像處理系統(tǒng),以一種靈活的架構(gòu)避免了幀間不同步方法對雙口RAM顯存的需求,既能夠保證圖像輸出質(zhì)量,又有利于提升圖像處理的性能指標(biāo)。系統(tǒng)以FPGA為核心
            • 關(guān)鍵字: 異步視頻  圖像處理  嵌入式系統(tǒng)  FPGA  幀存切換  

            基于FPGA的SRAM自測試研究

            • 引言

                SRAM有高速和不用刷新等優(yōu)點(diǎn),被廣泛用于高性能的計(jì)算機(jī)系統(tǒng)。由于半導(dǎo)體工藝技術(shù)的提高以及存儲系統(tǒng)多方面的需要,存儲器件日益向高速、高集成方向發(fā)展,在使系統(tǒng)功能強(qiáng)大的同時(shí),也增加了系統(tǒng)的復(fù)雜性
            • 關(guān)鍵字: FPGA  SRAM  自測試    

            采用FPGA實(shí)現(xiàn)廣播視頻基礎(chǔ)系統(tǒng)的設(shè)計(jì)要點(diǎn)

            • HDTV視頻內(nèi)容創(chuàng)作的繁榮以及在帶寬受限的廣播信道環(huán)境中傳送這些視頻內(nèi)容的方法,不斷催生新的視頻壓縮標(biāo)準(zhǔn)和...
            • 關(guān)鍵字: FPGA  廣播視頻  HDTV  

            基于SoPC的狀態(tài)監(jiān)測裝置的嵌入式軟硬件協(xié)同設(shè)計(jì)

            • 基于SoPC的狀態(tài)監(jiān)測裝置的嵌入式軟硬件協(xié)同設(shè)計(jì),摘要:首先介紹了軟硬件協(xié)同設(shè)計(jì)方法的發(fā)展過程和狀態(tài)監(jiān)測裝置開發(fā)的背景資料,然后利用該方法設(shè)計(jì)了一款新型的高性能狀態(tài)監(jiān)測裝置,并分別從硬件和軟件2個(gè)角度對設(shè)計(jì)方法進(jìn)行了深入說明。該裝置已成功集成于水電機(jī)組
            • 關(guān)鍵字: 軟硬件協(xié)同  SoPC  狀態(tài)監(jiān)測  Linux  FPGA  PLC  

            Microsemi公司開發(fā)的RTAX-DSP FPGA已獲準(zhǔn)用于航空領(lǐng)域

            •   據(jù)報(bào)道,Microsemi公司SoC產(chǎn)品集團(tuán)(原Actel公司)開發(fā)的RTAX-DSP現(xiàn)場可編程門陣列(FPGA)器件已獲得合格制造商清單(QML)V類和Q類資格認(rèn)證,這意味著該FPGA器件獲準(zhǔn)用于衛(wèi)星、載人飛船和其他空間應(yīng)用。   公司官方表示,Microsemi的抗輻射QML-V FPGA在不同程度上能夠承受空間自然輻射影響,并對每個(gè)特定晶片都進(jìn)行2,000小時(shí)的壽命測試,對每個(gè)特定組件都進(jìn)行破壞性物理分析。   RTAX-DSP FPGA將復(fù)雜數(shù)字信號處理(DSP)功能集成到單一設(shè)備,滿足高
            • 關(guān)鍵字: Microsemi  FPGA  

            短波擴(kuò)頻猝發(fā)通信系統(tǒng)的DSP+FPGA實(shí)現(xiàn)方案

            • 引言短波通信是一種能進(jìn)行遠(yuǎn)距離傳輸,而對電臺的要求相對較低的通信系統(tǒng)。短波具有的遠(yuǎn)距離通信能力和電臺具有的較高機(jī)動性等特點(diǎn),使其在軍事通信領(lǐng)域中具有重要的應(yīng)用價(jià)值。然而,短波信道頻帶窄,傳播特性不穩(wěn)定
            • 關(guān)鍵字: FPGA  DSP  短波擴(kuò)頻  通信系統(tǒng)    

            基于FPGA的IIR數(shù)字濾波器的快捷設(shè)計(jì)

            • 0 引言IIR數(shù)字濾波器在很多領(lǐng)域中都有著廣闊的應(yīng)用。與FIR數(shù)字濾波器相比,IIR數(shù)字濾波器可以用較低的階數(shù)獲得較高的選擇性,而且所用存儲單元少,經(jīng)濟(jì)效率高。一個(gè)N階IIR數(shù)字濾波器的系統(tǒng)函數(shù)為: 其線性常系數(shù)差分
            • 關(guān)鍵字: FPGA  IIR  數(shù)字濾波器    

            解析FPGA設(shè)計(jì)流程及其布線資源

            • FPGA/CPLD的設(shè)計(jì)流程 1、電路設(shè)計(jì)與輸入 電路設(shè)計(jì)與輸入是指通過某些規(guī)范的描述方式,將工程師電路構(gòu)思輸入給EDA工具。常用的設(shè)計(jì)方法有硬件描述語言(HDL)和原理圖設(shè)計(jì)輸入方法等。原理圖設(shè)計(jì)輸入法在早期應(yīng)用得比
            • 關(guān)鍵字: FPGA  設(shè)計(jì)流程  布線  資源    

            基于ARM+FPGA的運(yùn)動控制器設(shè)計(jì)與實(shí)現(xiàn)

            • 摘要:本文以微控制器AT91RM9200 和EP1C6Q240C8 為核心,對工業(yè)CT 機(jī)的運(yùn)動控制器進(jìn)行了設(shè)計(jì),從硬件和軟件兩個(gè)方 ...
            • 關(guān)鍵字: ARM  FPGA  運(yùn)動控制器  

            基于ARM/FPGA的高速同步數(shù)據(jù)采集方案

            •   大多數(shù)的勘探、觀測工作都是在嚴(yán)苛的環(huán)境中進(jìn)行的,對數(shù)據(jù)的準(zhǔn)確性、實(shí)時(shí)性都有著較高的要求,并且大多情況 ...
            • 關(guān)鍵字: ARM  FPGA  同步數(shù)據(jù)采集  
            共6776條 207/452 |‹ « 205 206 207 208 209 210 211 212 213 214 » ›|

            xilinx fpga介紹

              Xilinx FPGA   Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473