EEPW首頁(yè) >>
主題列表 >>
serdes
serdes 文章 進(jìn)入serdes技術(shù)社區(qū)
Maxim的SerDes芯片組降低車(chē)內(nèi)線(xiàn)纜成本和重量
- Maxim汽車(chē)解決方案事業(yè)部管理總監(jiān)Kent?Robinett說(shuō),美國(guó)/英國(guó)對(duì)車(chē)主的調(diào)查表明,車(chē)主強(qiáng)烈希望愛(ài)車(chē)配置ADAS(先進(jìn)的駕駛員輔助系統(tǒng))。但消費(fèi)者不愿意為目前的ADAS買(mǎi)單?! ☆A(yù)計(jì)2017年,ADAS系統(tǒng)的市場(chǎng)將增長(zhǎng)到近9000萬(wàn)套系統(tǒng)。 目前的挑戰(zhàn)之一是:通過(guò)低成本線(xiàn)纜發(fā)送百萬(wàn)像素沒(méi)有經(jīng)過(guò)壓縮的數(shù)據(jù),并且還有強(qiáng)大的EMC(電磁兼容)性能?! axim的汽車(chē)互聯(lián)創(chuàng)新始于2003年。2014年4月9日,又推出全新的SerDes芯片組,可大大降低用于信息娛樂(lè)的線(xiàn)纜成本和重量?! ?/li>
- 關(guān)鍵字: Maxim SerDes ADAS
Maxim Integrated推出串行器/解串器(SerDes)芯片組
- Maxim?Integrated的汽車(chē)SerDes芯片組適用于屏蔽雙絞線(xiàn)(STP)和同軸電纜傳輸,大幅提高設(shè)計(jì)靈活性?! axim?Integrated?Products,?Inc.?推出最新3.12Gbps千兆位多媒體串行鏈路(GMSL)SerDes芯片組,設(shè)計(jì)人員利用傳統(tǒng)的STP或重量更輕、成本更低的同軸電纜即可支持高分辨率汽車(chē)信息娛樂(lè)系統(tǒng)。 目前汽車(chē)設(shè)計(jì)普遍采用STP電纜將數(shù)據(jù)傳送至汽車(chē)信息娛樂(lè)系統(tǒng)顯示器。然而,越來(lái)越多的OEM廠(chǎng)商開(kāi)始嘗試轉(zhuǎn)
- 關(guān)鍵字: Maxim GMSL SerDes
Xilinx推出Virtex-5 FXT FPGA
- ? 2008年4月3日,北京-全球可編程邏輯解決方案領(lǐng)導(dǎo)廠(chǎng)商賽靈思公司日前宣布推出Virtex?-5?FXT?器件。這些FPGA器件在業(yè)界率先集成了嵌入式PowerPC??440處理器模塊、高速RocketIO??GTX收發(fā)器和專(zhuān)用XtremeDSP??處理能力。作為65nm?Virtex-5系列的第四款平臺(tái),Virtex-5?FXT提供了極高的性能,還可幫助設(shè)計(jì)人員降低系統(tǒng)成本、縮小板尺寸并減少元件數(shù)量。在賽靈思公司以及業(yè)
- 關(guān)鍵字: Xilinx FPGA SERDES
用于數(shù)據(jù)通訊和遠(yuǎn)程通信測(cè)試的泰克解決方案
- 全球領(lǐng)先的測(cè)試、測(cè)量和監(jiān)測(cè)儀器供應(yīng)商---泰克公司日前宣布,推出業(yè)內(nèi)首個(gè)全集成式40?Gb/s可編程碼型發(fā)生器(PPG)。該40?Gb/s?PPG連同先前發(fā)布的40?Gb/s可編程誤差檢測(cè)儀現(xiàn)在構(gòu)成完整的40?Gb/s誤碼率測(cè)試(BERT)解決方案。憑借200?fs隨機(jī)抖動(dòng)(RJ)和8?ps上升時(shí)間性能,新泰克PPG4001提供了對(duì)40?Gb/s串行數(shù)據(jù)測(cè)試至關(guān)重要的性能和信號(hào)質(zhì)量?! ¢_(kāi)發(fā)高速數(shù)據(jù)及遠(yuǎn)程(long-hau
- 關(guān)鍵字: 泰克 PPG BERT SERDES
OTN幀頭定位電路優(yōu)化研究
- 在OTN幀結(jié)構(gòu)中,Serdes在從高速的串行數(shù)據(jù)中恢復(fù)出數(shù)據(jù)后,數(shù)據(jù)只是按順序以64bit為寬度重新放置,并沒(méi)有按字節(jié)對(duì)齊,所以后續(xù)電路無(wú)法直接使用這樣的數(shù)據(jù)。需要幀頭定位電路找到幀頭后,把所有的數(shù)據(jù)按字節(jié)對(duì)齊。但是將OTN數(shù)據(jù)轉(zhuǎn)換為并行的數(shù)據(jù)后,存在著數(shù)據(jù)速率高,位寬大的問(wèn)題。在A(yíng)SIC或FPGA中,大量的大位寬的數(shù)據(jù),是不容易運(yùn)行在較高的速率下的。所以需要對(duì)幀定位電路進(jìn)行簡(jiǎn)化,以使得電路在大位寬時(shí),仍然能夠進(jìn)行高速運(yùn)行。研究了OTN數(shù)據(jù)的幀結(jié)構(gòu)后,提出了一種適合于高速率的、大位寬的處理電路。
- 關(guān)鍵字: OTN FPGA Serdes ASIC 幀定位 201401
Avago于28nm CMOS工藝達(dá)成32Gbps的SerDes性能
- Avago Technologies (Nasdaq: AVGO)為有線(xiàn)、無(wú)線(xiàn)和工業(yè)應(yīng)用模擬接口零組件領(lǐng)先供應(yīng)商宣布其28nm串行/解串器(SerDes)核心已經(jīng)達(dá)到32Gbps的性能,并且可以承受高達(dá)40dB的通道損耗,這個(gè)最新的SerDes核心不僅僅重新定義了芯片到芯片、連接端口和背板等接口可達(dá)到的數(shù)據(jù)率,并且反映了Avago為數(shù)據(jù)中心和企業(yè)應(yīng)用提供領(lǐng)先解決方案的持續(xù)承諾。
- 關(guān)鍵字: Avago CMOS SerDes
LatticeECP4高速配置SERDES
- LatticeECP4? FPGA系列結(jié)合了高性能FPGA結(jié)構(gòu)、高性能I/O和多達(dá)16個(gè)通道的嵌入式SERDES,帶有相關(guān)的物理編碼子層(PCS)邏輯。每個(gè)PCS邏輯通道包含專(zhuān)用的發(fā)送和接收電路,用于高速、全雙工的串行數(shù)據(jù)傳輸,傳輸速率高達(dá)
- 關(guān)鍵字: LatticeECP4 SERDES
serdes介紹
SERDES 并串行與串并行轉(zhuǎn)換器,串化器/并化器 A device that serializes output from, and deserializes input to, a business machine.
一種(信號(hào))轉(zhuǎn)換設(shè)備,對(duì)商業(yè)計(jì)算機(jī)的輸出(信號(hào))進(jìn)行并串行(串行化)轉(zhuǎn)換,而對(duì)其輸入(信號(hào))進(jìn)行串并行(解串)轉(zhuǎn)換。SERializer/DESerializer的縮 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473