在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> polarfire? fpga

            基于單片機(jī)和FPGA的人機(jī)交互系統(tǒng)的設(shè)計

            • 摘要:在儀器儀表電路中,人機(jī)交互界面是必不可少的環(huán)節(jié)。為了解決單純采用單片機(jī)制作的系統(tǒng)功耗高、速度慢、電路結(jié)構(gòu)繁瑣的問題,同時為了 發(fā)揮出單片機(jī)的靈活性和FPGA的高速性,系統(tǒng)采用C805lF020單片機(jī)和CycloneⅡ
            • 關(guān)鍵字: FPGA  單片機(jī)  人機(jī)交互系統(tǒng)    

            AES算法中S-box和列混合單元的優(yōu)化及FPGA實(shí)現(xiàn)

            • 美國國家標(biāo)準(zhǔn)與技術(shù)局(NationalInstituteofStandardandTechnology,NIST)于1997年1月提出發(fā)展AES(Ad...
            • 關(guān)鍵字: FPGA  AES算法  S-box  

            基于DSP和FPGA的衛(wèi)星測控多波束系統(tǒng)設(shè)計

            • 基于DSP和FPGA的衛(wèi)星測控多波束系統(tǒng)設(shè)計,一、引言
                
              衛(wèi)星測控多波束系統(tǒng)主要針對衛(wèi)星信號實(shí)施測控,它包括兩個方面:信號波達(dá)方向(DOA)的估計和數(shù)字波束合成。波達(dá)方向的估計是對空間信號的方向分布進(jìn)行超分辨估計,提取空間源信號的參數(shù)如方位角、仰
            • 關(guān)鍵字: 系統(tǒng)  設(shè)計  衛(wèi)星  FPGA  DSP  基于  

            一款基于FPGA的RFID閱讀器設(shè)計

            • 針對現(xiàn)有的 RFID 閱讀器具有體積大和不容易升級的缺點(diǎn),依據(jù) FPGA具有開發(fā)簡單,靜態(tài)可重復(fù)編程和動態(tài)在系統(tǒng)編程的特點(diǎn),研究了基于 FPGA 的 RFID 閱讀器,該種閱讀器具有結(jié)構(gòu)靈活,體積小,升級容易和方便實(shí)現(xiàn)不同的外設(shè)接口等優(yōu)點(diǎn),閱讀器以 FGPA 芯片為核心,實(shí)現(xiàn)了 RFID 閱讀器的各種設(shè)備接口,采用串口 中斷服務(wù)程序接收標(biāo)簽的數(shù)據(jù)信息,LCD 顯示標(biāo)簽的數(shù)據(jù)信息。在 FPGA 集成開發(fā)環(huán)境中編譯,調(diào)試和綜合, 使用專用下載線將程序下載到 FPGA 芯片中實(shí)現(xiàn)其功能。實(shí)驗(yàn)結(jié)果表明:FPGA
            • 關(guān)鍵字: FPGA  RFID  閱讀器    

            基于FPGA和TMS320DM642的CCD圖像采集和處理系統(tǒng)硬

            • 本文面向?qū)崟r圖像采集和處理,采用模塊化設(shè)計思想,以TMS320DM642、SAA7115、OSD FPGA等實(shí)現(xiàn)了視頻圖像采集和處理系統(tǒng)的硬件電路,該系統(tǒng)電路簡單、結(jié)構(gòu)緊湊、調(diào)節(jié)靈活、可靠性高、實(shí)時性強(qiáng)的特點(diǎn),通過驗(yàn)證,滿足設(shè)計的應(yīng)用要求,可為今后視頻圖像采集和處理的進(jìn)一步研發(fā)提供參考。
            • 關(guān)鍵字: FPGA  320  642  CCD    

            基于FPGA的人工神經(jīng)網(wǎng)絡(luò)系統(tǒng)的實(shí)現(xiàn)方法

            • 摘要:為了改變?nèi)斯ど窠?jīng)網(wǎng)絡(luò)的研究僅僅局限于算法,只是在通用的串行或并行計算機(jī)上模擬實(shí)現(xiàn)的現(xiàn)狀,針對函數(shù)逼近問題,將BP神經(jīng)網(wǎng)絡(luò)的結(jié)構(gòu)分為3個模塊,采用VHDL語言完成對各個模塊的硬件描述,并使用Altera公司的Q
            • 關(guān)鍵字: FPGA  人工神經(jīng)  網(wǎng)絡(luò)系統(tǒng)  實(shí)現(xiàn)方法    

            基于FPGA的自適應(yīng)鎖相環(huán)設(shè)計

            • 摘要:利用鎖相環(huán)進(jìn)行載波跟蹤是獲取本地載波的一種重要方法,針對鎖相環(huán)的噪聲性能和跟蹤速度不能同時達(dá)到最優(yōu)的限制,在鎖相環(huán)PLL中引入自適應(yīng)模塊,根據(jù)環(huán)路所處的環(huán)境自適應(yīng)對PLL環(huán)路參數(shù)做出調(diào)整。設(shè)計中利用仿
            • 關(guān)鍵字: FPGA  鎖相環(huán)    

            直接數(shù)字頻率合成DDS原理及基于FPGA的實(shí)現(xiàn)

            • 直接數(shù)字頻率合成技術(shù)(DirectDigitalSynthesis,DDS)是一種從相位概念出發(fā)直接合成所需要的波形的新的...
            • 關(guān)鍵字: DDS  FPGA  數(shù)字通信系統(tǒng)  

            基于FPGA的高速卷積的硬件設(shè)計實(shí)現(xiàn)

            • 基于FPGA的高速卷積的硬件設(shè)計實(shí)現(xiàn), 在數(shù)字信號處理領(lǐng)域,離散時間系統(tǒng)的輸出響應(yīng),可以直接由輸入信號與系統(tǒng)單位沖激響應(yīng)的離散卷積得到。離散卷積在電子通信領(lǐng)域應(yīng)用廣泛,是工程應(yīng)用的基礎(chǔ)。如果直接在時域進(jìn)行卷積,卷積過程中所必須的大量乘法和
            • 關(guān)鍵字: 設(shè)計  實(shí)現(xiàn)  硬件  高速  FPGA  基于  

            基于單片機(jī)和FPGA的位移測量裝置的設(shè)計

            • 摘要:基于電感式傳感器測量磁芯位移的原理,以單片機(jī)和FPGA為控制中心,由DDS產(chǎn)生的正弦信號經(jīng)差分放大,并經(jīng)過差動變壓器的差分耦合,對兩路輸出信號放大整流后,采集數(shù)據(jù),對所得的數(shù)據(jù)進(jìn)行處理,實(shí)現(xiàn)了磁芯位
            • 關(guān)鍵字: 傳感器  LCD  單片機(jī)  FPGA  

            用CPLD實(shí)現(xiàn)嵌入式平臺上的實(shí)時圖像增強(qiáng)

            • 用CPLD實(shí)現(xiàn)嵌入式平臺上的實(shí)時圖像增強(qiáng), 提出了在嵌入式平臺上用CPLD實(shí)現(xiàn)實(shí)時圖像增強(qiáng)算法的解決方案,并加以實(shí)現(xiàn)#65377;重點(diǎn)討論了經(jīng)過改進(jìn)的圖像增強(qiáng)算法以及使用CPLD實(shí)現(xiàn)的具體方法,介紹了所采用的嵌入式平臺的總體結(jié)構(gòu)#65377;

              通常,在擁有DSP或
            • 關(guān)鍵字: DSP  CPLD  FPGA  

            實(shí)時視頻數(shù)據(jù)采集的FPGA實(shí)現(xiàn)

            • 摘 要: 介紹一種在工礦監(jiān)視系統(tǒng)中采用FPGA實(shí)現(xiàn)視頻數(shù)據(jù)實(shí)時采集和顯示的設(shè)計方案。系統(tǒng)中采用FPGA和視頻解碼器實(shí)現(xiàn)了高速連續(xù)的視頻數(shù)據(jù)采集與處理。處理后的視頻信號通過VGA格式轉(zhuǎn)換,可以在現(xiàn)場VGA顯示器
            • 關(guān)鍵字: FPGA  實(shí)時視頻  數(shù)據(jù)采集    

            一種多光譜可見光遙感圖像壓縮系統(tǒng)設(shè)計

            • 摘要:為了實(shí)現(xiàn)多光譜可見光遙感圖像高質(zhì)量壓縮的要求,提出以JPEG2000壓縮標(biāo)準(zhǔn)為理論,將FPGA與專用壓縮芯片...
            • 關(guān)鍵字: 遙感圖像  JPEG2000  ADV212  FPGA  

            基于ADSP-TS201S的多DSP并行系統(tǒng)設(shè)計

            • 基于ADSP-TS201S的多DSP并行系統(tǒng)設(shè)計,摘要:為滿足寬帶雷達(dá)信號處理對處理速度和實(shí)時性的要求,提出一種基于4片ADSP-TS201S的DSP并行系統(tǒng)設(shè)計。通過分析比較3種ADSP-TS2 01S的并行處理結(jié)構(gòu),結(jié)合實(shí)際需求,采用外部總線共享與鏈路口混合耦合的多DSP并
            • 關(guān)鍵字: DSP  FPGA  
            共6388條 293/426 |‹ « 291 292 293 294 295 296 297 298 299 300 » ›|

            polarfire? fpga介紹

            您好,目前還沒有人創(chuàng)建詞條polarfire? fpga!
            歡迎您創(chuàng)建該詞條,闡述對polarfire? fpga的理解,并與今后在此搜索polarfire? fpga的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473