在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
            EEPW首頁(yè) >> 主題列表 >> nios ii

            一種基于NiosⅡ的可重構(gòu)DSP系統(tǒng)設(shè)計(jì)

            • 一種基于NiosⅡ的可重構(gòu)DSP系統(tǒng)設(shè)計(jì),引言
                為了解決傳統(tǒng)DSP所面臨的速度低、硬件結(jié)構(gòu)不可重構(gòu)、開(kāi)發(fā)升級(jí)周期長(zhǎng)和不可移植等問(wèn)題,本文應(yīng)用Altera公司推出的NiosII嵌入式軟核處理器,提出了一種具有常規(guī)DSP的NiosII系統(tǒng)功能SOPC解決方案。由于可編程
            • 關(guān)鍵字: 系統(tǒng)  設(shè)計(jì)  DSP  重構(gòu)  Nios  基于  

            Nios II實(shí)現(xiàn)二頻機(jī)抖陀螺工作電路設(shè)計(jì)

            • Nios II實(shí)現(xiàn)二頻機(jī)抖陀螺工作電路設(shè)計(jì),激光陀螺的工作原理是Sagnac效應(yīng),與傳統(tǒng)的機(jī)械陀螺相比,激光陀螺具有精度高、耐環(huán)境性能好、動(dòng)態(tài)性能好、啟動(dòng)時(shí)間短、壽命長(zhǎng)及數(shù)字式輸出等特點(diǎn),是捷聯(lián)式慣性導(dǎo)航系統(tǒng)的理想元件。  二頻機(jī)抖陀螺工作電路包括高
            • 關(guān)鍵字: 工作  電路設(shè)計(jì)  陀螺  實(shí)現(xiàn)  II  Nios  

            基于NiosⅡ的電能質(zhì)量監(jiān)測(cè)系統(tǒng)設(shè)計(jì)

            • 基于NiosⅡ的電能質(zhì)量監(jiān)測(cè)系統(tǒng)設(shè)計(jì),在電力系統(tǒng)的電能質(zhì)量參數(shù)檢測(cè)中,利用可編程邏輯器件的可在線編程特點(diǎn)和SoPC的技術(shù)優(yōu)勢(shì),在FPGA中嵌入了32位NiosⅡ軟核系統(tǒng),探討了處理諧波數(shù)據(jù)的FFT算法和硬件系統(tǒng)結(jié)構(gòu)的設(shè)計(jì),可實(shí)現(xiàn)對(duì)電能信號(hào)的采集、處理、存儲(chǔ)
            • 關(guān)鍵字: 系統(tǒng)  設(shè)計(jì)  監(jiān)測(cè)  質(zhì)量  Nios  電能  基于  

            基于Nios的溫備份智能容錯(cuò)系統(tǒng)的設(shè)計(jì)

            •  本文提出的軟硬件設(shè)計(jì)思想經(jīng)實(shí)踐證明是可行的,并且在實(shí)際的系統(tǒng)中工作良好。該思想可以進(jìn)一步推廣到多機(jī)容錯(cuò)系統(tǒng)中。在多機(jī)系統(tǒng)中,我們?cè)诙ㄖ坪酶髋_(tái)機(jī)器的工作計(jì)劃后,就可以利用本文提到的給每臺(tái)服務(wù)器一個(gè)計(jì)劃運(yùn)行時(shí)間這一思想來(lái)解決實(shí)際問(wèn)題。另外,使用Nios軟核處理器,可以定制很多的UART口,這一點(diǎn)就遠(yuǎn)遠(yuǎn)優(yōu)于需要擴(kuò)展串口電路的普通單片機(jī),從而在硬件設(shè)計(jì)和軟件設(shè)計(jì)上大大降低了難度。
            • 關(guān)鍵字: Nios  備份  智能容錯(cuò)系    

            基于FPGA-NIOS的多功能留言機(jī)設(shè)計(jì)

            • 摘要:隨著科技的進(jìn)步,人們生活中對(duì)于聯(lián)絡(luò)的需求越來(lái)越高,而傳統(tǒng)基于電話的留言機(jī)在沒(méi)有手機(jī)或電話的情況下具有諸多不便。針對(duì)上述需求,設(shè)計(jì)了一款應(yīng)用于家庭用戶中的多功能留言機(jī)。考慮到FPGA的諸多特點(diǎn),采用可
            • 關(guān)鍵字: FPGA-NIOS  多功能  留言機(jī)    

            基于Nios II的過(guò)程控制實(shí)驗(yàn)裝置研究

            • 基于Nios II的過(guò)程控制實(shí)驗(yàn)裝置研究,利用SOPC強(qiáng)大的IP核和容易配置的優(yōu)勢(shì)簡(jiǎn)化設(shè)計(jì)流程。充分發(fā)揮NiosⅡ強(qiáng)大的并行處理能力。該系統(tǒng)主要涉及多個(gè)下位機(jī)與FPGA的通信問(wèn)題。  1. 功能描述  1.1 整體設(shè)計(jì)思路  利用SOPC強(qiáng)大的IP核和容易配置的優(yōu)勢(shì)簡(jiǎn)化
            • 關(guān)鍵字: 實(shí)驗(yàn)  裝置  研究  控制  過(guò)程  Nios  II  基于  

            基于Nios II的UART與PC間的數(shù)據(jù)通信

            • 基于Nios II的UART與PC間的數(shù)據(jù)通信,Nios II系列嵌入式處理器使用32位的指令集結(jié)構(gòu)ISA,完全與二進(jìn)制代碼兼容,它是Altera公司的第二代軟核嵌入式處理器,性能超過(guò)200DMIPS。允許設(shè)計(jì)者在很短的時(shí)間內(nèi)構(gòu)建一個(gè)完整的可編程芯片系統(tǒng),風(fēng)險(xiǎn)和成本比中小規(guī)
            • 關(guān)鍵字: PC  數(shù)據(jù)通信  UART  II  Nios  基于  

            基于NIOS II的多串口數(shù)據(jù)通信的實(shí)現(xiàn)

            • 串口傳輸常用于基于FPGA和DSP結(jié)構(gòu)的信號(hào)處理板和外部設(shè)備之間的數(shù)據(jù)交換。以GPS RTK定位應(yīng)用為基礎(chǔ),針對(duì)單個(gè)串口全雙工傳輸不足以應(yīng)對(duì)多種數(shù)據(jù)類型同時(shí)輸入輸出的情形,設(shè)計(jì)并實(shí)現(xiàn)了一種面向多串口不同類型數(shù)據(jù)的傳輸方案。該方案通過(guò)增加串口控制寄存器實(shí)現(xiàn)單個(gè)中斷信號(hào)即可控制所有串口,采用乒乓交替讀寫實(shí)現(xiàn)數(shù)據(jù)持續(xù)高速輸入。測(cè)試表明該方案可獨(dú)立對(duì)各串口進(jìn)行配置,可同時(shí)實(shí)現(xiàn)GPS定位結(jié)果、差分GPS修正數(shù)據(jù)與外界的交換以及用戶控制命令的輸入,并且可減少硬件調(diào)試時(shí)間,節(jié)約硬件資源。
            • 關(guān)鍵字: 數(shù)據(jù)通信  實(shí)現(xiàn)  串口  II  NIOS  基于  

            基于Nios II的語(yǔ)音加密傳輸系統(tǒng)設(shè)計(jì)

            •  摘 要: 設(shè)計(jì)并實(shí)現(xiàn)了一個(gè)基于Nios II的語(yǔ)音加密傳輸系統(tǒng)。介紹了進(jìn)行語(yǔ)音信號(hào)處理的功能模塊,包括語(yǔ)音采集回放模塊、基于G.729A的語(yǔ)音壓縮與解壓縮模塊和基于AES的數(shù)據(jù)加解密模塊。在控制模塊的協(xié)調(diào)下,使得語(yǔ)音
            • 關(guān)鍵字: 傳輸系統(tǒng)  設(shè)計(jì)  加密  語(yǔ)音  Nios  II  基于  

            基于Nios的FFT算法軟硬件協(xié)同設(shè)計(jì)

            • 摘要:在深入研究Nios自定制指令的軟硬件接口的基礎(chǔ)上,利用 Matlab/DSP Builder建立快速傅里葉變換FFT核心運(yùn)算指令基本模型,然后用Altera公司提供的Singacompiler工具對(duì)其進(jìn)行編譯,產(chǎn)生 QuartusⅡ能夠識(shí)別的VHDL
            • 關(guān)鍵字: Nios  FFT  算法  軟硬件    

            μC/GUI在Nios II嵌入式平臺(tái)上的移植研究

            • 摘要:為了使便攜式心電監(jiān)護(hù)儀具有友好的人機(jī)交互和方便的顯示,移植了一個(gè)GUI界面系統(tǒng)。以DE2-70配套開(kāi)發(fā)板為驗(yàn)證平 臺(tái),TFTLCD IP核是在QuartusⅡ9.0軟件平臺(tái)下,使用Verilog在FPGA上用硬件邏輯電路進(jìn)行設(shè)計(jì)。該
            • 關(guān)鍵字: Nios  GUI  嵌入式平臺(tái)  移植    

            一種基于SoPC的低應(yīng)變反射波檢測(cè)系統(tǒng)

            • 信息化、自動(dòng)化、智能化、高集成度已經(jīng)成為當(dāng)今工程技術(shù)領(lǐng)域的發(fā)展趨勢(shì),并廣泛應(yīng)用于各個(gè)領(lǐng)域??删幊唐?..
            • 關(guān)鍵字: SoPC  檢測(cè)  Nios  

            基于NIOSⅡ的LCD控制器和矩陣鍵盤的IP核的設(shè)計(jì)方法

            • 基于NIOSⅡ的LCD控制器和矩陣鍵盤的IP核的設(shè)計(jì)方法,  0 引言  NIOSⅡ是Altera公司推出的第二代IP軟核處理器。它與其他IP核可構(gòu)成SOPC系統(tǒng)的主要部分。Altera SOPC Builder提供有NiosⅡ處理器及一些常用外設(shè)接口,因此,對(duì)于一些庫(kù)中沒(méi)有提供的模塊,用戶就可以自己
            • 關(guān)鍵字: IP  設(shè)計(jì)  方法  鍵盤  矩陣  NIOS  LCD  控制器  基于  

            基于NiosⅡ處理器的總線架構(gòu)的SD卡設(shè)計(jì)

            • 基于NiosⅡ處理器的總線架構(gòu)的SD卡設(shè)計(jì),SD存儲(chǔ)卡以其大容量和小尺寸的特點(diǎn),成為市面上各種嵌入式消費(fèi)產(chǎn)品最常見(jiàn)的存儲(chǔ)媒介,探討SD卡設(shè)備的設(shè)計(jì)具有廣泛的應(yīng)用價(jià)值。這里將結(jié)合NiosⅡ處理器的總線架構(gòu),分析SD卡的接口協(xié)議和驅(qū)動(dòng)程序設(shè)計(jì)方法,并給出SD卡
            • 關(guān)鍵字: SD  設(shè)計(jì)  架構(gòu)  總線  Nios  處理器  基于  

            基于NIOSⅡ的矩陣鍵盤和液晶顯示外設(shè)組件的設(shè)計(jì)

            • 摘要:給出了利用SOPC Builder中元件編輯器Create New Component并通過(guò)自定義邏輯方法在SOPC設(shè)計(jì)中添加自己開(kāi)發(fā)的矩陣鍵盤和液晶顯示模塊IP核,同時(shí)將其集成到系統(tǒng)的實(shí)現(xiàn)方案。該方案可實(shí)現(xiàn)嵌入式NiosⅡ軟核處理器與
            • 關(guān)鍵字: 外設(shè)  組件  設(shè)計(jì)  液晶顯示  鍵盤  NIOS  矩陣  基于  嵌入式  
            共131條 5/9 |‹ « 1 2 3 4 5 6 7 8 9 »

            nios ii介紹

              前不久,Altera 正式推出了Nios II系列32位RSIC嵌入式處理器。Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過(guò)200DMIPS,在Altera FPGA中實(shí)現(xiàn)僅需35美分。Altera的Stratix 、Stratix GX、 Stratix II和 Cyclone系列FPGA全面支持Nios II處理器,以后推出的FPGA器件也將支持Nios [ 查看詳細(xì) ]

            熱門主題

            樹(shù)莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473