FPGA的高速多通道數(shù)據(jù)采集控制器IP核設(shè)計,隨著可編程邏輯器件的不斷進步和發(fā)展,F(xiàn)PGA在嵌入式系統(tǒng)中發(fā)揮著越來越重要的作用。本文介紹的在電能質(zhì)量監(jiān)測系統(tǒng)中信號采集模塊控制器的 IP核,是采用硬件描述語言來實現(xiàn)的。首先它是以ADS8364芯片為控制對象,結(jié)合
關(guān)鍵字:
IP 設(shè)計 控制器 數(shù)據(jù)采集 高速 通道 FPGA
采用FPGA解決通信接口問題,引言 在過去兩年里,用于消除IC、電路板和系統(tǒng)之間數(shù)據(jù)傳輸瓶頸的接口標準層出不窮,本文將考評通信應(yīng)用標準部件的某些最流行的標準,并研究眾多新標準出現(xiàn)的原因,此外還探討設(shè)計者可如何解決互用性的難題。 新興
關(guān)鍵字:
接口 問題 通信 解決 FPGA 采用
基于FPGA的中文字符顯示的VHDL程序,--文件名:lcd_driver.vhd。 --功能:FGAD驅(qū)動LCD顯示中文字符“年”?! ?-最后修改日期:2004.3.24?! ibrary IEEE; use IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_ARITH.ALL; use
關(guān)鍵字:
VHDL 程序 顯示 字符 FPGA 中文 基于
用VHDL/VerilogHD語言開發(fā)PLD/FPGA的完整流程,用VHDL/VerilogHD語言開發(fā)PLD/FPGA的完整流程為: 1.文本編輯:用任何文本編輯器都可以進行,也可以用專用的HDL編輯環(huán)境。通常VHDL文件保存為.vhd文件,Verilog文件保存為.v文件 2.功能仿真:將文件調(diào)入HDL仿真
關(guān)鍵字:
完整 流程 PLD/FPGA 開發(fā) 語言 VHDL/VerilogHD
基于FPGA的LED電視動態(tài)背光系統(tǒng)設(shè)計,本文設(shè)計一款基于FPGA(現(xiàn)場可編程門陣列)的液晶電視動態(tài)背光系統(tǒng),采用LED側(cè)背光方式,符合當(dāng)前液晶電視LED背光應(yīng)用主流?! ‰娨晞討B(tài)背光 以往的電視機主板將圖像信號通過LVDS(LowVoltageDifferentialSignal,低
關(guān)鍵字:
背光 系統(tǒng) 設(shè)計 動態(tài) 電視 FPGA LED 基于
基于FPGA的IPV6數(shù)字包的分離與封裝的實現(xiàn),筆者在參加國家“863”重大專題項目“高速密碼芯片及驗證平臺系統(tǒng)”的過程中,遇到了將IPV6數(shù)據(jù)包的包頭和數(shù)據(jù)部分拆開,然后在數(shù)據(jù)部分送密碼芯片進行加/解密處理,最后再將處理后的數(shù)據(jù)部分與
關(guān)鍵字:
封裝 實現(xiàn) 分離 數(shù)字 FPGA IPV6 基于
超低功耗MCU助力便攜式醫(yī)療設(shè)備,價格合理的先進個人醫(yī)療設(shè)備的大量涌現(xiàn),正在改變著整個保健行業(yè),消費者可以在家中或旅途中監(jiān)測自身的生命體征和其他關(guān)鍵指標,而無需勞命傷財?shù)赜H自到醫(yī)院看病。根據(jù)Gartner公司的調(diào)查,便攜式消費類醫(yī)療設(shè)備,如血
關(guān)鍵字:
MCU 超低功耗 便攜式 助力
電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
關(guān)鍵字:
DSP 3G MCU DSP應(yīng)用
FPGA在經(jīng)過了從上世紀90年代到2000年的快速發(fā)展、隨后短期的泡沫破裂、以及近幾年的平穩(wěn)增長的發(fā)展階段,未來會邁入硅片融合時代。
Altera公司資深副總裁兼首席技術(shù)官Misha Burich
下面這張圖能夠很直觀的表示FPGA的演進過程,結(jié)構(gòu)越來越復(fù)雜,功能越來越強大,應(yīng)用越來越廣泛。
F
關(guān)鍵字:
Altera FPGA 硅片融合
摘要:本設(shè)計采用XILINX Spartan-3E系列FPGA芯片,在基于FPGA(現(xiàn)場可編程門陣列)器件的設(shè)計中,狀態(tài)機是目前應(yīng)用最普遍的設(shè)計方法之一。
關(guān)鍵字:
FPGA XILINX 201205
摘要 提出一種實時數(shù)字化光纖傳輸系統(tǒng),該系統(tǒng)分為發(fā)送端和接收端。發(fā)送端用A/D轉(zhuǎn)換器將輸入的模擬信號數(shù)字化,再用FPGA對數(shù)據(jù)進行處理,并通過光纖傳輸。同時,F(xiàn)PGA還控制A/D轉(zhuǎn)換器的工作。接收端用串行收發(fā)器TLK
關(guān)鍵字:
FPGA 實時數(shù)字 光纖傳輸 系統(tǒng)
摘要:提出了基于數(shù)字信號處理器(DSP)和現(xiàn)場可編程門陣列(FPGA)的開關(guān)磁阻電動機全數(shù)字控制系統(tǒng),對DSP和FPGA的功能進行了分配。根據(jù)開關(guān)磁阻電動機的驅(qū)動要求,分析控制邏輯,由FPGA實現(xiàn)了電流斬波、角度位置和PWM電
關(guān)鍵字:
FPGA 開關(guān)磁阻電機 全數(shù)字 控制系統(tǒng)
摘要:設(shè)計了一款嵌入FPGA的乘法器,該乘法器能夠滿足兩個18 b有符號或17 b無符號數(shù)的乘法運算。該設(shè)計基于改進的布斯算法,提出了一種新的布斯譯碼和部分積結(jié)構(gòu),并對9-2壓縮樹和超前進位加法器進行了優(yōu)化。該乘法器
關(guān)鍵字:
FPGA 算法 嵌入式 乘法器
摘要:提出了一種基于FPGA的依據(jù)核磁共振譜儀雙通道頻譜圖對其信號增益和相位差不平衡進行調(diào)節(jié)的設(shè)計方案,詳細闡述了FFT算法在FPGA中的設(shè)計與實現(xiàn)方法。該模塊中的FFT處理器通過多個64點并行FFT模塊復(fù)用實現(xiàn),復(fù)數(shù)乘
關(guān)鍵字:
FPGA FFT 算法優(yōu)化 磁共振
摘要:從FIR數(shù)字濾波器的基本結(jié)構(gòu)模型出發(fā),分析了FIR濾波器的設(shè)計思路及具體實現(xiàn)方法,詳細介紹了FIR濾波器的分布式算法(DA)結(jié)構(gòu)。通過分析計算,得到普通DA結(jié)構(gòu)實現(xiàn)高階濾波器會消耗大量的查找表資源,這樣的資源消
關(guān)鍵字:
FPGA FIR 濾波器
mcu-fpga介紹
您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。
創(chuàng)建詞條