mcu-fpga 文章 進入mcu-fpga技術社區(qū)
OTN幀頭定位電路優(yōu)化研究
- 在OTN幀結構中,Serdes在從高速的串行數據中恢復出數據后,數據只是按順序以64bit為寬度重新放置,并沒有按字節(jié)對齊,所以后續(xù)電路無法直接使用這樣的數據。需要幀頭定位電路找到幀頭后,把所有的數據按字節(jié)對齊。但是將OTN數據轉換為并行的數據后,存在著數據速率高,位寬大的問題。在ASIC或FPGA中,大量的大位寬的數據,是不容易運行在較高的速率下的。所以需要對幀定位電路進行簡化,以使得電路在大位寬時,仍然能夠進行高速運行。研究了OTN數據的幀結構后,提出了一種適合于高速率的、大位寬的處理電路。
- 關鍵字: OTN FPGA Serdes ASIC 幀定位 201401
mcu-fpga介紹
您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473