在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> mcu-fpga

            TI推出最快速的 Hercules? MCU

            •   日前,德州儀器 (TI) 公司推出其面向開發(fā)人員的功能安全性應(yīng)用的最新 32 位雙核鎖步 Hercules? RM5x 和 TMS570LC 微控制器 (MCU),從而進(jìn)一步壯大了其 SafeTI? 設(shè)計(jì)組件產(chǎn)品系列。對于 Hercules MCU 平臺而言,這兩款新型浮點(diǎn)器件的獨(dú)特之處是其運(yùn)算性能較之任何 TI 現(xiàn)有的 ARM? Cortex?-R MCU 均提升了 50%,因而使得系統(tǒng)設(shè)計(jì)人員能夠利用單個(gè) Hercules MCU 來替代多個(gè)分立的 MCU 或者某種 FPGA-MCU 組合。另外,
            • 關(guān)鍵字: TI  TMS570LC  MCU  

            京微雅格推出國內(nèi)首款低功耗FPGA芯片CME-HR(黃河)系列

            •   日前,京微雅格(北京)科技有限公司宣布適時(shí)推出了黃河系列CAP(可編程應(yīng)用平臺)HR系列,以迎合低功耗,小封裝及靈活的應(yīng)用場景需求。  據(jù)京微雅格產(chǎn)品市場總監(jiān)竇祥峰介紹,其產(chǎn)品特點(diǎn)如下: CME-HR系列低功耗FPGA采用40納米臺聯(lián)電低功耗工藝,靜態(tài)最低功耗可達(dá)35.2uW,最小封裝WLCSP16僅1.5mm*1.5mm?! ≡撓盗挟a(chǎn)品主要面向手持類或其它移動(dòng)便攜式終端與設(shè)備的相關(guān)應(yīng)用領(lǐng)域,該領(lǐng)域要求具備遠(yuǎn)程升級、動(dòng)態(tài)配置和功耗管理等功能,滿足LTE及未來的5G智能手機(jī)、便攜式智能終端(Tablet
            • 關(guān)鍵字: 京微雅格  CAP  FPGA  

            Silicon Labs Internationa慶祝創(chuàng)新成長十周年

            •   2014年5月22日,高性能模擬與混合信號IC領(lǐng)導(dǎo)廠商Silicon Labs(芯科實(shí)驗(yàn)室有限公司, NASDAQ:SLAB)熱烈慶祝新加坡Silicon Laboratories International Pte. Ltd.成立十周年。作為公司在亞太和歐洲地區(qū)的國際總部,Silicon Labs International覆蓋廣泛的加工制造和重要的商務(wù)功能,包括全球供應(yīng)鏈管理、集成電路研發(fā)、國際金融、產(chǎn)品測試、訂單交付、國際銷售和支持。   在Silicon Labs公司成立8年以及公開上市4年
            • 關(guān)鍵字: Silicon Labs  MCU  IC  

            一種基于DSP與FPGA的高速通信接口設(shè)計(jì)方案

            • 在雷達(dá)信號處理、數(shù)字圖像處理等領(lǐng)域中,信號處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復(fù)雜算法處理上的優(yōu)勢,DSP+FPGA的實(shí)時(shí)信號處理系統(tǒng)的應(yīng)用越來越廣泛。ADI公司的TigerSHARC系列DSP芯片浮點(diǎn)處理性能優(yōu)越,故基于這類。DSP的DSP+FPGA處理系統(tǒng)正廣泛應(yīng)用于復(fù)雜的信號處理領(lǐng)域。同時(shí)在這類實(shí)時(shí)處理系統(tǒng)中,F(xiàn)PGA與DSP芯片之間數(shù)據(jù)的實(shí)時(shí)通信至關(guān)重要。 TigerSHARC系列DSP芯片與外部進(jìn)行數(shù)據(jù)通信主要有兩種方式:總線方式和鏈路口方式。鏈
            • 關(guān)鍵字: DSP  FPGA  

            基于FPGA的自適應(yīng)均衡器算法實(shí)現(xiàn)

            • 摘要:近年來,自適應(yīng)均衡技術(shù)在通信系統(tǒng)中的應(yīng)用日益廣泛,利用自適應(yīng)均衡技術(shù)在多徑環(huán)境中可以有效地提高數(shù)字接收機(jī)的性能。為了適應(yīng)寬帶數(shù)字接收機(jī)的高速率特點(diǎn),本文闡述了自適應(yīng)均衡器的原理并對其進(jìn)行改進(jìn)。最后使用FPGA芯片和Verilog HDL設(shè)計(jì)實(shí)現(xiàn)了自適應(yīng)均衡器并仿真驗(yàn)證了新方法的有效性。 信道均衡技術(shù)(Channel equalization)是指為了提高衰落信道中的通信系統(tǒng)的傳輸性能而采取的一種抗衰落措施。它主要是減小信道的多徑時(shí)延帶來的碼間串?dāng)_(ISI)問題。其原理是對信道或整個(gè)傳輸系統(tǒng)特性進(jìn)行
            • 關(guān)鍵字: FPGA  LMS  

            京微雅格率先推出國內(nèi)首款低功耗FPGA芯片

            • 京微雅格的HR系列FPGA芯片已經(jīng)能夠提供EVB,并預(yù)計(jì)今年第三季度大規(guī)模量產(chǎn),已成為世界上除美國外唯一自主研發(fā)并成功量產(chǎn)FPGA產(chǎn)品的公司。
            • 關(guān)鍵字: 京微雅格  FPGA  

            在云端,還好嗎?

            •   十四個(gè)月之前,我參加了一次Plunify的媒體沙龍活動(dòng),寫了一篇名為《云時(shí)代才剛剛開始》的文章,談了一點(diǎn)我對把芯片設(shè)計(jì)結(jié)合云計(jì)算和對Plunify這家創(chuàng)業(yè)公司的看法。那時(shí)候,Plunify主推的業(yè)務(wù)是租用亞馬遜的服務(wù)器資源,搭建一個(gè)FPGA開發(fā)的云端平臺,讓設(shè)計(jì)公司可以把設(shè)計(jì)方案上傳到云端來仿真,以節(jié)省大量的時(shí)間,同時(shí)也避開了自建云的昂貴成本。  一年過去了,我終于又有機(jī)會(huì)和Plunify做一次更加深入的交流,看看Plunify在中國大陸市場的深水里摸了一年石頭后,到底有沒有摸到魚?! lunify
            • 關(guān)鍵字: Plunify  云端  FPGA  InTime  

            逐夢十年賽靈思

            •   時(shí)間都去哪了?當(dāng)公司全球上下熱烈慶祝成立30周年的時(shí)候, 回首我在賽靈思竟然也已有十載。從上海到北京,從新天地到盤古大觀,從北京最開始幾個(gè)人的小辦事處到今天數(shù)十人數(shù)千規(guī)模的北京公司,我有幸見證了賽靈思在中國的巨大發(fā)展和變遷,但不變的是這份工作帶來的強(qiáng)大吸引力和提供給大家的實(shí)現(xiàn)夢想的舞臺。   賽靈思是我的第一份工作,一做就做了十年。很多周圍的同學(xué)朋友都已經(jīng)換了多家公司,也有很多在高校都成了學(xué)術(shù)帶頭人,教授, 也不停地有獵頭和朋友追問我為什么不愿意動(dòng)一動(dòng)。 我清楚我的執(zhí)著和堅(jiān)守來源于公司人性化和平等的
            • 關(guān)鍵字: 賽靈思  FPGA  PAE  

            基于VHDL和QuartusⅡ的數(shù)字電子鐘設(shè)計(jì)與實(shí)現(xiàn)

            • 摘要:采用FPGA進(jìn)行的數(shù)字電路設(shè)計(jì)具有更大的靈活性和通用性,已成為目前數(shù)字電路設(shè)計(jì)的主流方法之一。本文給出一種基于FPGA的數(shù)字鐘設(shè)計(jì)方案。該方案采用VHDL設(shè)計(jì)底層模塊,采用電路原理圖設(shè)計(jì)頂層系統(tǒng)。整個(gè)系統(tǒng)在QuartusⅡ開發(fā)平臺上完成設(shè)計(jì)、編譯和仿真,并在FPGA硬件實(shí)驗(yàn)箱上進(jìn)行測試。測試結(jié)果表明該設(shè)計(jì)方案切實(shí)可行。 EDA(Electronic Design Automation)又名電子設(shè)計(jì)自動(dòng)化,其基本特征是:以超大規(guī)??删幊踢壿嬈骷鏔PGA,為設(shè)計(jì)載體,以硬件描述語言,如VHDL,為
            • 關(guān)鍵字: FPGA  QuartusⅡ  

            All Programmable平臺讓FPGA市場大有可為

            • 曾有句話這樣說到:“當(dāng)你認(rèn)為設(shè)計(jì)完美的時(shí)候,不是因?yàn)闆]有什么可以加,而是你不能再去除什么?!边@話用在FPGA上是再合適不過了。從簡單的邏輯集成到現(xiàn)在集成ARM核、DSP、模擬電路、存儲(chǔ)器等無所不包的系統(tǒng)級集成,從純硬件開發(fā)到可以用C、C++或System C來開發(fā),從此前價(jià)格高昂到現(xiàn)在低成本低功耗,從工藝的跟隨到成為先進(jìn)工藝的引領(lǐng)和3D IC的成功,從傳統(tǒng)的通信、工業(yè)和軍工等應(yīng)用向消費(fèi)電子、醫(yī)療電子、汽車電子、嵌入式市場等擴(kuò)展,F(xiàn)PGA成為擴(kuò)充我們想像力的“先鋒”。
            • 關(guān)鍵字: 賽靈思  FPGA  All Programmable  

            迎接All Programmable的浪潮

            • 您有沒有留意到賽靈思的logo下面有兩個(gè)英文單詞——“All Programmable”? 這代表了什么?眾所周知,賽靈思一直是FPGA行業(yè)的領(lǐng)頭羊。那么未來呢?未來具有無限的可能性,但是All Programmable無疑是賽靈思正在全力推動(dòng)的轉(zhuǎn)型。All Programmable SoC無疑是這個(gè)轉(zhuǎn)型的代表之作,Zynq這個(gè)革命性的產(chǎn)品,也就應(yīng)運(yùn)而生了。我和賽靈思的緣分也由此開始。
            • 關(guān)鍵字: 賽靈思  FPGA  Zynq  

            28nm時(shí)代將進(jìn)一步蠶食ASIC

            • 在FPGA領(lǐng)域,我們再次聞到了沉重的火藥味。2010年中國農(nóng)歷新年前后,F(xiàn)PGA的28nm交響曲奏響。
            • 關(guān)鍵字: 賽靈思  ASIC  FPGA  28nm  

            不想荒廢你的大學(xué)生活吧?看看牛人是怎樣成為電子學(xué)霸的!

            •   寫這篇文章的時(shí)候,我正處于碩士研究生畢業(yè)論文的準(zhǔn)備階段,眼睜睜看著我的大學(xué)生活即將畫上句號,再看看身邊有很多低年級的學(xué)生們一天天把時(shí)間白白荒費(fèi)掉,我在心里替他們惋惜,在即將結(jié)束我的大學(xué)生活之際,我將我的大學(xué)幾年的有意義的生活與大家分享,看過這篇文章后也許能讓那些有夢想的同學(xué)為了實(shí)現(xiàn)自己的人生目標(biāo)少走些彎路,大家要相信,大學(xué)校園——將為你提供一生最好的學(xué)習(xí)環(huán)境。   我高中畢業(yè)于新疆伊寧市三中,2002年考入哈爾濱工程大學(xué)信息與通信工程學(xué)院電子信息工程專業(yè),2006年以創(chuàng)新人才
            • 關(guān)鍵字: DSP  ARM  FPGA/CPLD  

            大神教你如何做好邏輯設(shè)計(jì)

            •   規(guī)范很重要   工作過的朋友肯定知道,公司里是很強(qiáng)調(diào)規(guī)范的,特別是對于大的設(shè)計(jì)(無論軟件還是硬件),不按照規(guī)范走幾乎是不可實(shí)現(xiàn)的。邏輯設(shè)計(jì)也是這樣:如果不按規(guī)范做的話,過一個(gè)月后調(diào)試時(shí)發(fā)現(xiàn)有錯(cuò),回頭再看自己寫的代碼,估計(jì)很多信號功能都忘了,更不要說檢錯(cuò)了;如果一個(gè)項(xiàng)目做了一半一個(gè)人走了,接班的估計(jì)得從頭開始設(shè)計(jì);如果需要在原來的版本基礎(chǔ)上增加新功能,很可能也得從頭來過,很難做到設(shè)計(jì)的可重用性。   在邏輯方面,我覺得比較重要的規(guī)范有這些:   1.設(shè)計(jì)必須文檔化。要將設(shè)計(jì)思路,詳細(xì)實(shí)現(xiàn)等寫入文檔
            • 關(guān)鍵字: FPGA  時(shí)序  電路  

            Arduino和Atmel發(fā)布Arduino Zero開發(fā)板

            •   在創(chuàng)客及教育領(lǐng)域領(lǐng)先的開源硬件平臺提供商Arduino有限公司和全球微控制器(MCU)及觸摸技術(shù)解決方案領(lǐng)域的領(lǐng)導(dǎo)者Atmel公司(NASDAQ:ATML)日前聯(lián)合發(fā)布最新款開發(fā)板-Arduino Zero。   Arduino Zero是一個(gè)由Arduino UNO開發(fā)板平臺而來的簡約大方且功能強(qiáng)大的32位擴(kuò)展版本。Zero開發(fā)板旨在讓那些富有創(chuàng)造力的人們?yōu)橹悄芪锫?lián)網(wǎng)設(shè)備、可穿戴技術(shù)、高科技自動(dòng)化、機(jī)器人技術(shù)以及眾多尚在醞釀中的項(xiàng)目提供實(shí)現(xiàn)創(chuàng)意的平臺。該款開發(fā)板采用配有32位ARM Corte
            • 關(guān)鍵字: ATML  MCU  Arduino Zero  
            共9911條 221/661 |‹ « 219 220 221 222 223 224 225 226 227 228 » ›|

            mcu-fpga介紹

            您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
            歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473