在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> mcu-fpga

            基于FPGA的Viterbi譯碼器設計及實現(xiàn)

            •   卷積碼是廣泛應用于衛(wèi)星通信、無線通信等各種通信系統(tǒng)的信道編碼方式。Viterbi算法是一種最大似然譯碼算法。在碼的約束度較小時,它比其它概率譯碼算法效率更高、速度更快,譯碼器的硬件結(jié)構(gòu)比較簡單。隨著可編程邏輯技術的不斷發(fā)展,其高密度、低功耗、使用靈活、設計快速、成本低廉、現(xiàn)場可編程和反復可編程等特性,使FPGA逐步成為Viterbi譯碼器設計的最佳方法。項目目的是用FPGA實現(xiàn)一個Viterbi譯碼器。   一、譯碼器功能分析   譯碼器是一種具有“翻譯”功能的邏輯電路,這
            • 關鍵字: FPGA  Viterbi  譯碼器  

            基于FPGA+DSP遠程監(jiān)控器設計與實現(xiàn)

            •   項目研究的目的和主要研究內(nèi)容   研究目的   為了遠程對現(xiàn)場進行設備管理和環(huán)境監(jiān)控,并簡化現(xiàn)場監(jiān)控設備,有效地提高整個系統(tǒng)的穩(wěn)定性和安全性。擬開發(fā)一款遠程控制器,簡稱RCM遠控器。該遠控器將集現(xiàn)場數(shù)據(jù)采集、多種通信協(xié)議轉(zhuǎn)換、故障告警、應急控制、智能聯(lián)動、內(nèi)嵌WEB配置頁等多項功能。   主要研究內(nèi)容   1.遠程監(jiān)控系統(tǒng)   遠程監(jiān)控系統(tǒng)總體結(jié)構(gòu)(如圖1所示),其中主要研究內(nèi)容為RCM遠控器。    ?   圖 1   遠控器通過RJ45與TCP/IP網(wǎng)絡開放式網(wǎng)絡相
            • 關鍵字: FPGA  DSP  RCM  

            基于FPGA的脫機手寫體漢字識別系統(tǒng)

            •   1設計摘要   1.1項目背景   漢字作為非字母化、非拼音化的文字,在當今高度信息化的社會里,如何快速高效地將漢字輸入計算機,已成為影響人機交流信息效率的一個重要瓶頸。目前,漢字輸入主要分為人工鍵盤輸入和機器自動識別輸入兩種,其中人工鍵入速度慢且勞動強度大。自動識別輸入分為語音識別和漢字識別兩種,其中漢字識別是將漢字點陣圖形轉(zhuǎn)換成電信號,然后輸入給數(shù)字信號處理器或計算機進行處理,依據(jù)一定的分類算法在漢字字符集合中識別出與之相匹配的漢字。因此,研究脫機手寫體漢字識別的目的就是解決漢字信息如何高速輸
            • 關鍵字: FPGA  神經(jīng)網(wǎng)絡  漢字識別  

            基于USB3.0和FPGA的多串口傳輸系統(tǒng)設計

            •   多串口數(shù)據(jù)通信技術主要研究數(shù)據(jù)的多串口采集、存儲和處理。由于串口通信技術的廣泛應用,使得多串口采集卡一直是研究的熱點,從早期的基于PCI總線的多串口數(shù)據(jù)采集卡到后來的基于USB的多串口數(shù)據(jù)采集卡,以及現(xiàn)在的基于USB3.0的多串口數(shù)據(jù)采集卡。   PCI采集卡由于使用不方便,逐漸被淘汰,目前USB傳輸系統(tǒng)被廣泛應用。USB2.0理論傳輸速度為480Mb/s,而USB3.0的傳輸速率可高達5Gb/s,且在USB2.0的基礎上又增加了超高速傳輸模式。本文設計的系統(tǒng)中有80個485傳輸通道,每個通道的速率
            • 關鍵字: USB3.0  FPGA  PCI  

            2014首屆清華大學TI杯汽車電子創(chuàng)新大賽圓滿落幕

            •   日前,首屆“TI杯”汽車電子創(chuàng)新大賽決賽于10月18日在清華大學舉行。此次大賽由清華大學汽車工程系協(xié)同全球領先的模擬與嵌入式處理領導廠商德州儀器(TI)共同舉辦。從2014年4月發(fā)布大賽信息時至評選結(jié)果出爐,歷時半年時間。經(jīng)過清華大學汽車工程系教授和德州儀器資深工程師組成的專業(yè)評委團隊的遴選,最終由該校王翔宇同學帶領團隊憑借其提交的“分布式驅(qū)動小車的安全性設計”摘得桂冠,獲得了本次大賽的一等獎。清華大學汽車工程系的教授李建秋、高大威、楊福源、馬春生、張云
            • 關鍵字: TI  MCU  DSP  

            STM32 F7 MCU搶占Cortex-M7內(nèi)核先機

            •   強大的開發(fā)生態(tài)系統(tǒng)結(jié)合多元化的微控制器、傳感器、功率器件和通信產(chǎn)品組合,以及貼心的客戶技術支持服務,讓ST的STM32 F7成為業(yè)界領先的STM32微控制器產(chǎn)品家族的高端產(chǎn)品。
            • 關鍵字: 意法  STM32  MCU  ARM  201411  

            專注汽車,Spansion新品擴充Traveo系列

            •   隨著經(jīng)濟的發(fā)展、汽車產(chǎn)業(yè)的技術不斷革新,各式各樣的小汽車走進了人們的生活。汽車早已經(jīng)不是代步工具那樣簡單,它已經(jīng)成為現(xiàn)在人們生活不可獲取的一部分。近日,Spansion 公司宣布推出了Spansion Traveo 微控制器系列最新產(chǎn)品S6J3110,該產(chǎn)品面向汽車儀表系統(tǒng)搭載HMI和嵌入3D圖形引擎技術。   人機接口技術(HMI)   CAN是控制器局域網(wǎng)絡(Controller Area Network, CAN)的簡稱,是由研發(fā)和生產(chǎn)汽車電子產(chǎn)品著稱的德國BOSCH公司開發(fā)了的,并最終成為
            • 關鍵字: Spansion  CAN  MCU  201411  

            高云發(fā)布FPGA產(chǎn)品-朝云系列

            •   廣東高云半導體科技股份有限公司(以下簡稱“高云半導體”)今日宣布推出擁有完全自主知識產(chǎn)權的現(xiàn)場可編程門陣列(FPGA)朝云™產(chǎn)品系列??蓮V泛用于通信網(wǎng)絡、工業(yè)控制、工業(yè)視頻、服務器、消費電子等領域,幫助用戶降低開發(fā)風險,迅速克服產(chǎn)品上市時間帶來的挑戰(zhàn)。   朝云™產(chǎn)品系列在目前FPGA市場上處于中密度范圍,邏輯單元從18K LUT到100K LUT。其中有兩個家族產(chǎn)品,分別為GW2A和GW3S。前者采用臺積電(TSMC)的55nm工藝,后者采用臺積電的
            • 關鍵字: 高云  FPGA  GW2A  

            國產(chǎn)FPGA的“新聲”——高云半導體FPGA系列產(chǎn)品面世

            •   2014年10月29日 上海IC-China訊,廣東高云半導體科技股份有限公司(簡稱高云半導體)今日召開新產(chǎn)品發(fā)布會,宣布推出擁有我國完全自主知識產(chǎn)權的三大產(chǎn)品計劃:    現(xiàn)場可編程門陣列(FPGA)朝云™產(chǎn)品系列;    現(xiàn)場可編程門陣列(FPGA)云源™設計軟件;    基于現(xiàn)場可編程門陣列(FPGA)的IP軟核平臺—星核計劃。    擁有完全自主知識產(chǎn)權的現(xiàn)場可編程門陣列(FPGA)朝云™產(chǎn)品系列。   
            • 關鍵字: FPGA  高云  朝云  

            基于FPGA的機載顯示系統(tǒng)架構(gòu)設計與優(yōu)化

            •   隨著航空電子技術的不斷發(fā)展,現(xiàn)代機載視頻圖形顯示系統(tǒng)對于實時性等性能的要求日益提高。常見的系統(tǒng)架構(gòu)主要分為三種:   (1)基于GSP+VRAM+ASIC的架構(gòu),優(yōu)點是圖形ASIC能夠有效提高圖形顯示質(zhì)量和速度,缺點是國內(nèi)復雜ASIC設計成本極高以及工藝還不成熟。   (2)基于DSP+FPGA的架構(gòu),優(yōu)點是,充分發(fā)揮DSP對算法分析處理和FPGA對數(shù)據(jù)流并行執(zhí)行的獨特優(yōu)勢,提高圖形處理的性能;缺點是,上層CPU端將OpenGL繪圖函數(shù)封裝后發(fā)給DSP,DSP拆分后再調(diào)用FPGA,系統(tǒng)的集成度不高
            • 關鍵字: FPGA  DSP  ASIC  

            高云半導體FPGA系列面世 為國產(chǎn)FPGA注入活力

            •   廣東高云半導體科技股份有限公司(簡稱高云半導體)在IC-China上召開新產(chǎn)品發(fā)布會,宣布推出擁有我國完全自主知識產(chǎn)權的現(xiàn)場可編程門陣列(FPGA)朝云?產(chǎn)品系列、現(xiàn)場可編程門陣列(FPGA)云源?設計軟件、基于現(xiàn)場可編程門陣列(FPGA)的IP軟核平臺——“星核計劃”三大產(chǎn)品。   三大系列產(chǎn)品詳細情況如下:   1.擁有完全自主知識產(chǎn)權的現(xiàn)場可編程門陣列(FPGA)朝云?產(chǎn)品系列   朝云?產(chǎn)品系
            • 關鍵字: 高云  FPGA  

            新思科技Synopsys與高云半導體就FPGA設計軟件簽署多年OEM協(xié)議

            •   為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識產(chǎn)權(IP)及服務的全球性領先供應商新思科技公司日前宣布:已與廣東高云半導體科技股份有限公司(Gowin Semiconductor)就Synopsys SynplifyPro FPGA綜合工具簽署一項多年OEM協(xié)議。該協(xié)議將使高云的客戶能夠改善邏輯綜合運行時間,并為GowinGW2A/3S FPGA系列實現(xiàn)更高質(zhì)量的時序、面積及功耗設計。高云半導體已與Synopsys合作把Synplify Pro集成到用于其GW2A/3S FPGA系列的GOWINTM設計套件
            • 關鍵字: Synopsys  FPGA  DSP  

            FPGA研發(fā)之道(13)-設計不是湊波形(三)RAM

            •   在FPGA內(nèi)部資源中,RAM是較為常用的一種資源。   通常實例化RAM中,一種使用為BLOCK RAM 也就是塊RAM 。另外資源可以通過寄存器搭,也就是分布式RAM。前者一般用于提供較大的存儲空間,后者則提供小的存儲空間。   在實際應用過程中,一般使用的包括,單端口、雙端口RAM,ROM等形式等不同的形式。 實際應用中FIFO也是利用RAM和邏輯一起實現(xiàn)的。   對于一塊RAM中,其能夠例化的深度是有限的。例如cyclone4的RAM9k中可以例化的資源如下所示:    ?
            • 關鍵字: FPGA  RAM  ROM  

            FPGA研發(fā)之道(12)-設計不是湊波形(二)FIFO(下)

            •   FIFO在FPGA設計中除了上篇所介紹的功能之外, 還有以下作為以下功能使用:   (1) 內(nèi)存申請   在軟件設計中,使用malloc()和free()等函數(shù)可以用于內(nèi)存的申請和釋放。特別是在有操作系統(tǒng)的環(huán)境下,可以保證系統(tǒng)的內(nèi)存空間被動態(tài)的分配和使用,非常的方便。如果在FPGA內(nèi)部實現(xiàn)此動態(tài)的內(nèi)存分配和申請,相對來說較為復雜,例如某些需要外部數(shù)據(jù)存儲且需動態(tài)改變的應用需求下,需要對FPGA外部DDR(或SRAM等)的存儲空間,進行動態(tài)的分配和釋放。通過使用FIFO作為內(nèi)存分配器,雖然比不上軟件
            • 關鍵字: FPGA  FIFO  SRAM  

            FPGA研發(fā)之道(11)-設計不是湊波形(一)FIFO(上)

            •   FIFO是FPGA內(nèi)部一種常用的資源,可以通過FPGA廠家的的IP生成工具生成相應的FIFO。FIFO可分為同步FIFO和異步FIFO,其區(qū)別主要是,讀寫的時鐘是否為同一時鐘,如使用一個時鐘則為同步FIFO,讀寫時鐘分開則為異步FIFO。一般來說,較大的FIFO可以選擇使用內(nèi)部BLOCK RAM資源,而小的FIFO可以使用寄存器資源例化使用。   一般來說,F(xiàn)IFO的主要信號包括:   實際使用中,可編程滿的信號(XILINX 的FIFO)較為常用,ALTERA的FIFO中,可以通過寫深度(即寫入
            • 關鍵字: FPGA  FIFO  RAM  
            共9911條 206/661 |‹ « 204 205 206 207 208 209 210 211 212 213 » ›|

            mcu-fpga介紹

            您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
            歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473