在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> mcu-fpga

            FPGA設(shè)計開發(fā)軟件ISE使用技巧之:ISE軟件簡介

            •   ISE軟件簡介   Xilinx作為當(dāng)界上最大的FPGA/CPLD生產(chǎn)商之一,長期以來一直推動著FPGA/CPLD技術(shù)的發(fā)展。其開發(fā)的軟件也不斷升級換代,由早期的Foundation系列逐步發(fā)展到目前的ISE 9.x系列。   ISE是集成綜合環(huán)境的縮寫,它是Xillinx FPGA/CPLD的綜合性集成設(shè)計平臺,該平臺集成了設(shè)計、輸入、仿真、邏輯綜合、布局布線與實(shí)現(xiàn)、時序分板、芯片下載與配置、功率分析等幾乎所有設(shè)計流程所需工具。   ISE系列軟件分為4個系列:WebPACK、BaseX、Fo
            • 關(guān)鍵字: FPGA  ISE  

            基于京微雅格低功耗FPGA的8b/10b SERDES的接口設(shè)計

            •   摘要   串行接口常用于芯片至芯片和電路板至電路板之間的數(shù)據(jù)傳輸。隨著系統(tǒng)帶寬不斷增加至多吉比特范圍,并行接口已經(jīng)被高速串行鏈接,或SERDES (串化器/ 解串器)所取代。起初, SERDES 是獨(dú)立的ASSP 或ASIC 器件。在過去幾年中已經(jīng)看到有內(nèi)置SERDES 的FPGA 器件系列,但多見于高端FPGA芯片中,而且價格昂貴。   本方案是以CME最新的低功耗系列FPGA的HR03為平臺,實(shí)現(xiàn)8/10b的SerDes接口,包括SERDES收發(fā)單元,通過完全數(shù)字化的方法實(shí)現(xiàn)SERDES的CD
            • 關(guān)鍵字: 京微雅格  FPGA  

            零基礎(chǔ)學(xué)FPGA(十一)一步一腳印之基于FIFO的串口發(fā)送機(jī)設(shè)計全流程及常見錯誤詳解

            •   記得在上幾篇博客中,有幾名網(wǎng)友提出要加進(jìn)去錯誤分析這一部分,那我們就從今天這篇文章開始加進(jìn)去我在消化這段代碼的過程中遇到的迷惑,與大家分享。   今天要寫的是一段基于FIFO的串口發(fā)送機(jī)設(shè)計,之前也寫過串口發(fā)送的電路,這次寫的與上次的有幾分類似。這段代碼也是我看過別人寫過的之后,消化一下再根據(jù)自己的理解寫出來的,下面是我寫這段代碼的全部流程和思路,希望對剛開始接觸的朋友來說有一點(diǎn)點(diǎn)的幫助,也希望有經(jīng)驗的朋友給予寶貴的建議。   首先來解釋一下FIFO的含義,F(xiàn)IFO就是First Input Fi
            • 關(guān)鍵字: FPGA  FIFO  

            美高森美發(fā)布領(lǐng)先的FPGA新產(chǎn)品概覽

            •   1. 超安全SmartFusion2? SoC FPGA和 IGLOO2? FPGA   美高森美的超安全SmartFusion2? SoC FPGA和 IGLOO2? FPGA器件,無論在器件、設(shè)計和系統(tǒng)層次上的安全特性都比其他領(lǐng)先FPGA制造商更先進(jìn)。新的數(shù)據(jù)安全特性現(xiàn)已成為美高森美主流SmartFusion2 SoC FPGA和 IGLOO2 FPGA器件的一部分,可讓開發(fā)人員充分利用器件本身所具有的同級別器件中的最低功耗,高可靠性和最佳安全技術(shù),以期構(gòu)建高度差
            • 關(guān)鍵字: 美高森美  SmartFusion2  FPGA  

            FPGA時序約束的6種方法

            •   對自己的設(shè)計的實(shí)現(xiàn)方式越了解,對自己的設(shè)計的時序要求越了解,對目標(biāo)器件的資源分布和結(jié)構(gòu)越了解,對EDA工具執(zhí)行約束的效果越了解,那么對設(shè)計的時序約束目標(biāo)就會越清晰,相應(yīng)地,設(shè)計的時序收斂過程就會更可控。   下文總結(jié)了幾種進(jìn)行時序約束的方法。按照從易到難的順序排列如下:   0.核心頻率約束   這是最基本的,所以標(biāo)號為0.   1.核心頻率約束+時序例外約束   時序例外約束包括FalsePath、MulticyclePath、MaxDelay、MinDelay.但這還不是最完整的時序約束
            • 關(guān)鍵字: FPGA  時序約束  

            從硬件角度討論FPGA開發(fā)框架

            •   FPGA采用了邏輯單元陣列概念,內(nèi)部包括可配置邏輯模塊、輸出輸入模塊和內(nèi)部連線三個部分。每一塊FPGA芯片都是由有限多個帶有可編程連接的預(yù)定義源組成來實(shí)現(xiàn)一種可重構(gòu)數(shù)字電路。   長久以來新型FPGA的功能和性能已經(jīng)為它們贏得系統(tǒng)中的核心位置,成為許多產(chǎn)品的主要數(shù)據(jù)處理引擎。   鑒于FPGA在如此多應(yīng)用中的重要地位,采取正式且注重方法的開發(fā)流程來處理FPGA設(shè)計比以往更加重要。該流程旨在避免開發(fā)周期后期因發(fā)現(xiàn)設(shè)計缺陷而不得不進(jìn)行費(fèi)時費(fèi)錢的設(shè)計修改,而且該缺陷還可能對項目進(jìn)度計劃、成本和質(zhì)量造成災(zāi)
            • 關(guān)鍵字: FPGA  

            基于Atmega8的簡易皮膚濕度測量儀設(shè)計

            •   該簡易皮膚濕度測量儀采用ATMEGA8作為控制中心,由高分子膜濕敏電容傳感器采集皮膚濕度信號,經(jīng)555時基芯片轉(zhuǎn)換振蕩頻率,使MCU定時計數(shù)的方法進(jìn)行頻率信號采集,測得的頻率經(jīng)過轉(zhuǎn)換和處理,由SED1335驅(qū)動下的LCD1602進(jìn)行顯示。   基于ATMEGA8的簡易皮膚濕度測量儀.pdf
            • 關(guān)鍵字: Atmega8  MCU  555  

            基于ATmega8的無線擴(kuò)音系統(tǒng)設(shè)計

            •   無線擴(kuò)音系統(tǒng)的廣泛應(yīng)用,解決了實(shí)際工程中的布線和移動使用的難題。無線傳輸方式也從傳統(tǒng)的U段、V段無線擴(kuò)音發(fā)展到今天的紅外線、藍(lán)牙和2.4 GHz頻段的無線數(shù)字傳輸方式。傳統(tǒng)的模擬信號無線擴(kuò)音設(shè)備發(fā)射器的使用會受到同頻、鄰頻或外界電波干擾,擴(kuò)音的回輸較大,而且高頻電波輻射大,擴(kuò)音回輸會對人的耳膜造成一定的傷害。音頻在數(shù)字信號傳輸過程中受干擾的可能性小、抗干擾能力強(qiáng)。數(shù)字無線擴(kuò)音系統(tǒng)可廣泛應(yīng)用于教學(xué)、會場、現(xiàn)代辦公、家居生活等領(lǐng)域。   工作于2.4 GHz的ISM。頻段有4億個可用地址碼,可通過跳頻詢
            • 關(guān)鍵字: ATmega8  MCU  nRF24L01  

            【從零開始走進(jìn)FPGA】美好開始——我流啊流啊流

            •   按照基于Windows的語言(C、C++、C#)等編程語言的初學(xué)入門教程,第一個歷程應(yīng)該是“Hello World!”的例程。但由于硬件上的驅(qū)動難易程度,此例程將在在后續(xù)章程中推出。硬件工程師學(xué)習(xí)開發(fā)板的第一個例程:流水燈,一切美好的開始。   本章將會在設(shè)計代碼的同時,講解Quartus II 軟件的使用,后續(xù)章節(jié)中只講軟件的思想,以及解決方案,不再做過多的累贅描述。   一、Step By Step 建立第一個工程   (1)建立第一個工程,F(xiàn)ile-New-New
            • 關(guān)鍵字: FPGA  Quartus II  

            基于FPGA的跨時鐘域信號處理——MCU

            •   說到異步時鐘域的信號處理,想必是一個FPGA設(shè)計中很關(guān)鍵的技術(shù),也是令很多工程師對FPGA望而卻步的原因。但是異步信號的處理真的有那么神秘嗎?那么就讓特權(quán)同學(xué)和你一起慢慢解開這些所謂的難點(diǎn)問題,不過請注意,今后的這些關(guān)于異步信號處理的文章里將會重點(diǎn)從工程實(shí)踐的角度出發(fā),以一些特權(quán)同學(xué)遇到過的典型案例的設(shè)計為依托,從代碼的角度來剖析一些特權(quán)同學(xué)認(rèn)為經(jīng)典的跨時鐘域信號處理的方式。這些文章都是即興而寫,可能不會做太多的分類或者歸納,也有一些特例,希望網(wǎng)友自己把握。   另外,關(guān)于異步時鐘域的話題,推薦大家
            • 關(guān)鍵字: FPGA  MCU  

            跨越鴻溝:同步世界中的異步信號

            •   只有最初級的邏輯電路才使用單一的時鐘。大多數(shù)與數(shù)據(jù)傳輸相關(guān)的應(yīng)用都有與生俱來的挑戰(zhàn),即跨越多個時鐘域的數(shù)據(jù)移動,例如磁盤控制器、CDROM/DVD 控制器、調(diào)制解調(diào)器、網(wǎng)卡以及網(wǎng)絡(luò)處理器等。當(dāng)信號從一個時鐘域傳送到另一個時鐘域時,出現(xiàn)在新時鐘域的信號是異步信號。   在現(xiàn)代 IC、ASIC 以及 FPGA 設(shè)計中,許多軟件程序可以幫助工程師建立幾百萬門的電路,但這些程序都無法解決信號同步問題。設(shè)計者需要了解可靠的設(shè)計技巧,以減少電路在跨時鐘域通信時的故障風(fēng)險。   基礎(chǔ)   從事多時鐘設(shè)計的第一
            • 關(guān)鍵字: FPGA   異步信號  FIFO   

            零基礎(chǔ)學(xué)FPGA(十)初入江湖之i2c通信

            •   相信學(xué)過單片機(jī)的同學(xué)對I2C總線都不陌生吧,今天我們來學(xué)習(xí)怎么用verilog語言來實(shí)現(xiàn)它,并在FPGA學(xué)習(xí)版上顯示。   i2c總線在近年來微電子通信控制領(lǐng)域廣泛采用的一種新型的總線標(biāo)準(zhǔn),他是同步通信的一種特殊方式,具有接口少,控制簡單,器件封裝形式小,通信速率高等優(yōu)點(diǎn)。在主從通信中,可以有多個i2c總線器件同時接到i2c總線上,所有與i2c兼容的器件都有標(biāo)準(zhǔn)的接口,通過地址來識別通信對象,使他們可以經(jīng)由i2c總線互相直接通信。   i2c總線由兩條線控制,一條時鐘線SCL,一條數(shù)據(jù)線SDA,這
            • 關(guān)鍵字: FPGA  i2c  verilog  

            智能醫(yī)療成風(fēng)口 IC設(shè)計企業(yè)如何站位?

            •   市場研究機(jī)構(gòu)ICInsights最新報告稱,中國IC設(shè)計企業(yè)在2014年全球前五十無晶圓廠IC供應(yīng)商排行榜上占據(jù)9個席位。這9家廠商包括海思、展訊、大唐微、南瑞智芯、華大、中興、瑞芯微、銳迪科、全志。而2009年只有1家企業(yè)入圍,這表明中國無晶圓廠IC產(chǎn)業(yè)確實(shí)成長顯著。   然而,上述9家入圍企業(yè)中,有5家都聚焦于目前最熱門的智能手機(jī)市場。當(dāng)然,這些年智能手機(jī)終端產(chǎn)業(yè)確實(shí)增長迅速,也為中國IC設(shè)計提供了發(fā)展空間和機(jī)遇。但我國擁有的是全球最大的信息消費(fèi)市場,每年進(jìn)口集成電路產(chǎn)品超過2000億美元,對I
            • 關(guān)鍵字: 海思  展訊  FPGA  

            Ambiq Micro的Apollo微控制器降低功耗達(dá)10倍重新定義“低功率”

            •   超低功耗集成電路領(lǐng)導(dǎo)廠商Ambiq Miacro公司發(fā)布4款A(yù)pollo系列32位ARM? Cortex-M4F微控制器(MCU)產(chǎn)品,在真實(shí)世界應(yīng)用中,其功耗通常比性能相近的其它MCU產(chǎn)品降低5至10倍,使得可穿戴電子產(chǎn)品和其它電池供電應(yīng)用的電池壽命大大延長。Ambiq使用專利亞閾值功率優(yōu)化技術(shù)(Subthreshold Power Optimized Technology, SPOT)平臺來實(shí)現(xiàn)驚人的功耗降低。   原本設(shè)計為使用電池能運(yùn)作數(shù)天或數(shù)周的可穿戴設(shè)備,可經(jīng)過設(shè)計或重新設(shè)計運(yùn)作
            • 關(guān)鍵字: Ambiq  ARM  MCU  

            FPGA時序約束的6種方法

            •   對自己的設(shè)計的實(shí)現(xiàn)方式越了解,對自己的設(shè)計的時序要求越了解,對目標(biāo)器件的資源分布和結(jié)構(gòu)越了解,對EDA工具執(zhí)行約束的效果越了解,那么對設(shè)計的時序約束目標(biāo)就會越清晰,相應(yīng)地,設(shè)計的時序收斂過程就會更可控。   下文總結(jié)了幾種進(jìn)行時序約束的方法。按照從易到難的順序排列如下:   0.核心頻率約束   這是最基本的,所以標(biāo)號為0.   1.核心頻率約束+時序例外約束   時序例外約束包括FalsePath、MulticyclePath、MaxDelay、MinDelay.但這還不是最完整的時序約束
            • 關(guān)鍵字: FPGA  時序約束  
            共9911條 197/661 |‹ « 195 196 197 198 199 200 201 202 203 204 » ›|

            mcu-fpga介紹

            您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
            歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473