EEPW首頁(yè) >>
主題列表 >>
fsp:fpga-pcb
fsp:fpga-pcb 文章 進(jìn)入fsp:fpga-pcb技術(shù)社區(qū)
KEIL工具可通過(guò)微控制器樣機(jī)系統(tǒng)對(duì)基于CORTEX-M處理器的系統(tǒng)建立樣機(jī)
- 中國(guó)上海,2009年3月31日——ARM公司(倫敦證交所:ARM;納斯達(dá)克:ARMH)近日在于美國(guó)加州圣何塞舉行的嵌入式系統(tǒng)大會(huì)(ESC)上發(fā)布了Keil™ 微控制器樣機(jī)系統(tǒng)(MPS: Microcontroller Prototyping System),能夠?qū)我划a(chǎn)品中的ARM® Cortex™-M系列處理器以及用戶(hù)定義的外設(shè)進(jìn)行評(píng)估和樣機(jī)建立。Keil MPS是首個(gè)包含了全速的、FPGA形式的Cortex-M0或Cortex-M3處理器的樣
- 關(guān)鍵字: ARM FPGA 處理器
Altera在天津大學(xué)成立國(guó)內(nèi)第60所EDA/SOPC聯(lián)合實(shí)驗(yàn)室
![](http://editerupload.eepw.com.cn/200903/0572ebe9f5d687d89f219536e94c918c.jpg)
- 2009年3月31號(hào),北京——Altera公司(NASDAQ: ALTR)今天宣布,Altera公司于2009年3月10日在天津大學(xué)成立EDA/SOPC聯(lián)合實(shí)驗(yàn)室。這是Altera自2004年3月在中國(guó)電子科技大學(xué)成立首個(gè)EDA/SOPC聯(lián)合實(shí)驗(yàn)室以來(lái)的國(guó)內(nèi)第60所聯(lián)合實(shí)驗(yàn)室和培訓(xùn)中心。該實(shí)驗(yàn)室將為數(shù)字邏輯電路、硬件描述語(yǔ)言、微機(jī)原理、電視原理、現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)等本科或研究生課程的實(shí)驗(yàn)教學(xué)以及電子類(lèi)課程設(shè)計(jì)提供支持,Altera®公司的FPGA開(kāi)發(fā)環(huán)境將成為貫穿天津大學(xué)
- 關(guān)鍵字: Altera FPGA SOPC
基于FPGA的高速數(shù)據(jù)采集存儲(chǔ)系統(tǒng)的設(shè)計(jì)
- 0 引言
信息技術(shù)的發(fā)展,特別是各種數(shù)字處理器件處理速度的提高,實(shí)時(shí)處理大量的數(shù)據(jù)已經(jīng)成為現(xiàn)實(shí)。但是,在一些惡劣環(huán)境和數(shù)據(jù)無(wú)法進(jìn)行實(shí)時(shí)傳輸?shù)那闆r下,還必須用到存儲(chǔ)測(cè)試的方法。存儲(chǔ)測(cè)試是指在對(duì)被測(cè)對(duì)象 - 關(guān)鍵字: FPGA 高速數(shù)據(jù) 采集 存儲(chǔ)系統(tǒng)
2009年3月30日,Altera在天津大學(xué)成立國(guó)內(nèi)第60所EDA/SOPC聯(lián)合實(shí)驗(yàn)室
- Altera公司今天宣布,Altera公司于2009年3月10日在天津大學(xué)成立EDA/SOPC聯(lián)合實(shí)驗(yàn)室。這是Altera自2004年3月在中國(guó)電子科技大學(xué)成立首個(gè)EDA/SOPC聯(lián)合實(shí)驗(yàn)室以來(lái)的國(guó)內(nèi)第60所聯(lián)合實(shí)驗(yàn)室和培訓(xùn)中心。該實(shí)驗(yàn)室將為數(shù)字邏輯電路、硬件描述語(yǔ)言、微機(jī)原理、電視原理、現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)等本科或研究生課程的實(shí)驗(yàn)教學(xué)以及電子類(lèi)課程設(shè)計(jì)提供支持,Altera®公司的FPGA開(kāi)發(fā)環(huán)境將成為貫穿天津大學(xué)電子工程類(lèi)專(zhuān)業(yè)本科和研究生教育階段的實(shí)驗(yàn)平臺(tái)。 作為全球領(lǐng)先的可編程邏輯器件
- 關(guān)鍵字: Altera FPGA SOPC
基于FPGA的高速圖像采集系統(tǒng)設(shè)計(jì)
- 在高速圖像采集系統(tǒng)中,CPU時(shí)鐘資源、I/O端口資源、傳輸單元等都成為系統(tǒng)的瓶頸。本系統(tǒng)采用FPGA+RAM+USB的設(shè)計(jì):FPGA硬件采樣模塊,有效降低采樣時(shí)延和CPU時(shí)鐘資源;獨(dú)特的RAM時(shí)序控制與讀寫(xiě)控制分離設(shè)計(jì),增加了模塊之間的獨(dú)立性,降低了控制的復(fù)雜度;USB設(shè)計(jì)在實(shí)現(xiàn)高速率數(shù)據(jù)傳輸?shù)耐瑫r(shí)又具有低成本、易安裝等優(yōu)點(diǎn)。
- 關(guān)鍵字: FPGA 高速圖像采集 系統(tǒng)設(shè)計(jì)
USB OTG的IP Core設(shè)計(jì)與FPGA驗(yàn)證
![](http://editerupload.eepw.com.cn/fetch/20130807/158159_1_0.jpg)
- 為了實(shí)現(xiàn)USB設(shè)備之間的直接通信,介紹一款USB 0TG IP核的設(shè)計(jì)與FPGA驗(yàn)證。在分析OTG補(bǔ)充規(guī)范的基礎(chǔ)上,重點(diǎn)描述了USB OTG IP核的設(shè)計(jì)原理、模塊劃分以及每個(gè)模塊的功能,然后對(duì)USBOTG的部分特性進(jìn)行詳細(xì)的闡述,最后給出該IP核在ModelSim中的功能仿真及FPGA驗(yàn)證結(jié)果。結(jié)果表明,該IP核具備主機(jī)功能和設(shè)備功能,可作為一個(gè)獨(dú)立的IP模塊應(yīng)用到SoC系統(tǒng)中。
- 關(guān)鍵字: FPGA 驗(yàn)證 設(shè)計(jì) Core OTG IP USB
無(wú)線(xiàn)基站中的FPGA和DSP組合
- FPGA和DSP之間的“智能配分”可使無(wú)線(xiàn)系統(tǒng)設(shè)計(jì)師獲得最佳性能組合和成本――效能。應(yīng)用DSP和FPGA組合可使成本降低。對(duì)于無(wú)線(xiàn)基站,組合有DSP可編程邏輯的系統(tǒng)配分,可促使更大的產(chǎn)品設(shè)計(jì)和市場(chǎng)成功率。更高數(shù)據(jù)率的需
- 關(guān)鍵字: FPGA DSP 無(wú)線(xiàn)基站 組合
fsp:fpga-pcb介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
![備案](https://webstorage.eepw.com.cn/images/2013/index/biaoshi.gif)