在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

            基于FPGA的嵌入式智能管理系統(tǒng)的設(shè)計與實現(xiàn)

            • 基于FPGA的嵌入式智能管理系統(tǒng)的設(shè)計與實現(xiàn),近些年,針對智能管理的研究越來越廣泛,采用的技術(shù)也越來越多,如基于單片機(jī)開發(fā)的智能監(jiān)控平臺[1]、在Linux內(nèi)核下的智能儀器開發(fā)[2]、對智能管理的某一個方面進(jìn)行研究[3]等。隨著嵌入式核心芯片的高速發(fā)展,傳統(tǒng)嵌
            • 關(guān)鍵字: 設(shè)計  實現(xiàn)  管理系統(tǒng)  智能  FPGA  嵌入式  基于  

            基于IP核的FPGA 設(shè)計方法

            • 幾年前設(shè)計專用集成電路(ASIC) 還是少數(shù)集成電路設(shè)計工程師的事, 隨著硅的集成度不斷提高,百萬門的ASIC 已不難實現(xiàn), 系統(tǒng)制造公司的設(shè)計人員正越來越多地采用ASIC 技術(shù)集成系統(tǒng)級功能(System L evel In tegrete - SL
            • 關(guān)鍵字: FPGA  IP核  設(shè)計方法    

            高速電磁兼容性與PCB的可控性設(shè)計

            • 中心議題:PCB的布線和布局技巧PCB的設(shè)計技術(shù)解決方案:高速信號的傳輸線效應(yīng)抑制方案高速PCB的電磁兼容設(shè)計點(diǎn)擊搶先報名上海電路保護(hù)與電磁兼容研討會聚焦工業(yè)、通信、汽車應(yīng)用,解決設(shè)計優(yōu)化與元器件選型難題高速電
            • 關(guān)鍵字: PCB  電磁兼容性  可控性    

            HDTV接收機(jī)中Viterbi譯碼器的FPGA實現(xiàn)

            • 高清晰度數(shù)字電視HDTV技術(shù)是當(dāng)今世界上最先進(jìn)的圖像壓縮編碼技術(shù)和數(shù)字通信技術(shù)的結(jié)合。它代表一個國家的科...
            • 關(guān)鍵字: HDTV  FPGA  譯碼器  

            Altera率先在28nm FPGA上測試復(fù)數(shù)高性能浮點(diǎn)DSP設(shè)計

            •   Altera公司30日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理(DSP)設(shè)計。獨(dú)立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗證了能夠在Altera Stratix? V和Arria? V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點(diǎn)DSP設(shè)計流程,同時驗證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。   Altera的浮點(diǎn)DSP設(shè)計流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計更改,其工作環(huán)境包括來自MathWorks
            • 關(guān)鍵字: Altera  FPGA  DSP  

            pcb layout初學(xué)者如何理解差分信號

            • 隨著半導(dǎo)體技術(shù)和深壓微米工藝的不斷發(fā)展,IC的開關(guān)速度目前已經(jīng)從幾十M H z增加到幾百M(fèi) H z,甚至達(dá)到幾GH z。在高速PCB設(shè)計中,工程師經(jīng)常會碰到誤觸發(fā)、阻尼振蕩、過沖、欠沖、串?dāng)_等信號完整性問題。本文將探討它們
            • 關(guān)鍵字: layout  pcb  初學(xué)者  差分信號    

            基于FPGA的短幀Turbo譯碼器的實現(xiàn)

            • 基于FPGA的短幀Turbo譯碼器的實現(xiàn),Turbo碼雖然具有優(yōu)異的譯碼性能,但是由于其譯碼復(fù)雜度高,譯碼延時大等問題,嚴(yán)重制約了Turbo碼在高速通信系統(tǒng)中的應(yīng)用。因此,如何設(shè)計一個簡單有效的譯碼器是目前Turbo碼實用化研究的重點(diǎn)。本文主要介紹了短幀Tur
            • 關(guān)鍵字: 實現(xiàn)  Turbo  FPGA  基于  

            DSP+FPGA結(jié)構(gòu)在雷達(dá)模擬系統(tǒng)中的應(yīng)用

            • 1 引言隨著信息技術(shù)革命的深入和計算機(jī)技術(shù)的飛速發(fā)展,低速、低可靠性的單片機(jī)以及小規(guī)模的集成電路已經(jīng)越來越不能滿足需要,正逐漸被DSP與可編程邏輯器件(如FPGA、CPLD)所取代。一方面,數(shù)字信號處理技術(shù)逐漸地發(fā)展
            • 關(guān)鍵字: FPGA  DSP  雷達(dá)模擬  系統(tǒng)    

            利用平臺FPGA器件進(jìn)行多媒體、視頻和圖像應(yīng)用設(shè)計

            • 當(dāng)今生活的時代,多媒體通信的出現(xiàn)和流行是大勢所趨。隨著數(shù)字電視(DTV)、IP視頻傳輸、數(shù)字相機(jī)、無線視頻、醫(yī)療圖像和視頻監(jiān)控等應(yīng)用的興起,目前提供音頻和數(shù)據(jù)服務(wù)的許多系統(tǒng)都會隨實時視頻技術(shù)的應(yīng)用而有不同程度
            • 關(guān)鍵字: FPGA  器件  多媒體  視頻    

            面向FPGA的EDA工具突破復(fù)雜性屏障

            • FPGA器件不僅提供可與許多ASIC器件媲美的運(yùn)行速度和門電路容量,而且促進(jìn)了EDA工具在該市場中的發(fā)展。要點(diǎn)FPGA 提供單片系統(tǒng)設(shè)計需要的功能。多數(shù) FPGA 廠商提供自己的開發(fā)支持軟件。靈活地以多個廠商的器件為目標(biāo)的
            • 關(guān)鍵字: FPGA  EDA    

            Altera公開下一代20nm產(chǎn)品創(chuàng)新技術(shù)細(xì)節(jié)

            • 不久前,Altera公司公開了在其下一代20nm產(chǎn)品中規(guī)劃的幾項關(guān)鍵創(chuàng)新技術(shù),通過在20 nm的體系結(jié)構(gòu)、軟件和工藝的創(chuàng)新,支持更強(qiáng)大的混合系統(tǒng)架構(gòu)的開發(fā)。日前,Altera公司資深副總裁首席技術(shù)官M(fèi)isha Burich博士專程來到北京,詳細(xì)介紹了創(chuàng)新技術(shù)的細(xì)節(jié)。
            • 關(guān)鍵字: Altera  20nm  FPGA  201210  

            基于FPGA的雙圖像傳感器設(shè)計方案

            • 摘要:本文介紹了在Lattice FPGA平臺上實現(xiàn)的雙圖像傳感器設(shè)計方案。該方案通過處理兩個圖像傳感器的數(shù)據(jù)來對改善最終的圖像數(shù)據(jù)。
            • 關(guān)鍵字: Lattice  FPGA  圖像傳感器  201210  

            FPGA平臺上的遠(yuǎn)程靜態(tài)應(yīng)變測量系統(tǒng)設(shè)計

            • 摘要:設(shè)計了一種基于FPGA和ARM架構(gòu)的多通道遠(yuǎn)程靜態(tài)應(yīng)變測量系統(tǒng)。采用FPGA控制多通道模數(shù)轉(zhuǎn)換模塊實現(xiàn)多路應(yīng)變信號的采集和數(shù)據(jù)處理,利用ARM和網(wǎng)絡(luò)模塊實現(xiàn)FPGA的控制及其與遠(yuǎn)程終端之間的以太網(wǎng)通信。系統(tǒng)可通過遠(yuǎn)程終端控制現(xiàn)場測量節(jié)點(diǎn)的參數(shù)設(shè)置和32路應(yīng)變信號的采集、處理和存儲。
            • 關(guān)鍵字: FPGA  測量系統(tǒng)  以太網(wǎng)  201210  

            Altera在28-nm FPGA上測試復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理設(shè)計

            • Altera公司 (NASDAQ: ALTR)日前宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理(DSP)設(shè)計。獨(dú)立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗證了能夠在Altera Stratix? V和Arria? V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點(diǎn)DSP設(shè)計流程,同時驗證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。
            • 關(guān)鍵字: Altera  FPGA  DSP  

            基于FPGA的高速卷積硬件設(shè)計及實現(xiàn)

            • 基于FPGA的高速卷積硬件設(shè)計及實現(xiàn),在數(shù)字信號處理領(lǐng)域,離散時間系統(tǒng)的輸出響應(yīng),可以直接由輸入信號與系統(tǒng)單位沖激響應(yīng)的離散卷積得到。離散卷積在電子通信領(lǐng)域應(yīng)用廣泛,是工程應(yīng)用的基礎(chǔ)。如果直接在時域進(jìn)行卷積,卷積過程中所必須的大量乘法和加
            • 關(guān)鍵字: 設(shè)計  實現(xiàn)  硬件  高速  FPGA  基于  
            共8361條 277/558 |‹ « 275 276 277 278 279 280 281 282 283 284 » ›|

            fsp:fpga-pcb介紹

            您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
            歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473