fpga-to-asic 文章 進入fpga-to-asic技術社區(qū)
FPGA電路設計:如何應對電源相關問題的挑戰(zhàn)
- 引言 在設計可編程門陣列(FPGA)電路時,必須極端重視電源問題,從而使最終產(chǎn)品能在所有可能的條件下無缺陷工作并處于最優(yōu)狀態(tài)。FPGA 電路電源有兩項需考慮的問題: FPGA 電路上電要求和電路功耗分析。這篇文章針對這兩方面的要求,討論您可能遇到的問題,以及解決方案。 目前FPGA電路設計所面臨的問題 FPGA電路通常需要多路電源輸入。為優(yōu)化開機時的電流拖曳,防止鎖死和永久性的電路損壞,同時也為了防止開機接通時的毛刺干擾和降低開機接通的功耗,這些電源輸入必須具有精確的上電序列以及正確
- 關鍵字: FPGA 電源
基于FPGA的并行可變長解碼器的實現(xiàn)技術
- 可變長編碼(VLC)是一種無損熵編碼,它廣泛應用于多媒體信息處理等諸多領域。在H.261/263、MPEG1/2/3等國際標準中,VLC占有重要地位。VLC的基本思想是對一組出現(xiàn)概率各不相同的信源符號,采用不同長度的碼字表示,對出現(xiàn)概率高的信源符號采用短碼字,對出現(xiàn)概率低的信源符號采用長碼字。Huffman編碼是一種典型的VLC,其編碼碼字的平均碼長非常接近于數(shù)據(jù)壓縮的理論極限——熵。 可變長解碼(VLD)是VLC的逆過程,它從一組連續(xù)的碼流中提取出可變長碼字,并將之轉換
- 關鍵字: VLD 串行解碼 FPGA
采用FPGA協(xié)處理器優(yōu)化汽車信息娛樂和信息通信系統(tǒng)(04-100)
- 集成了數(shù)據(jù)通信,定位服務和視頻娛樂的高端汽車信息娛樂系統(tǒng)需要高性能的可編程處理技術,其最佳實現(xiàn)方法是在主流汽車信息通信系統(tǒng)構架中集成FPGA協(xié)處理器。本文講述汽車娛樂系統(tǒng)的需求,討論主流系統(tǒng)構架,以及FPGA協(xié)處理器是如何集成到軟硬件體系中,以滿足高性能處理、靈活性和降低成本的要求。 娛樂電子消費已經(jīng)成為區(qū)分豪華轎車的標志之一,推動了汽車性能的快速發(fā)展,設計者必須在性能,成本和靈活性上進行綜合考慮。高端應用包括衛(wèi)星電話,后座娛樂,導航,各種音頻回放,語音合成、識別以及其他新的應用。 帶動汽
- 關鍵字: FPGA 汽車娛樂系統(tǒng)
FPGA 電路設計: 如何應對電源相關問題的挑戰(zhàn)
- 引言 在設計可編程門陣列(FPGA)電路時,必須極端重視電源問題,從而使最終產(chǎn)品能在所有可能的條件下無缺陷工作并處于最優(yōu)狀態(tài)。FPGA 電路電源有兩項需考慮的問題: FPGA 電路上電要求和電路功耗分析。這篇文章針對這兩方面的要求,討論您可能遇到的問題,以及解決方案。 目前FPGA電路設計所面臨的問題 FPGA電路通常需要多路電源輸入。為優(yōu)化開機時的電流拖曳,防止鎖死和永久性的電路損壞,同時也為了防止開機接通時的毛刺干擾和降低開機接通的功耗,這些電源輸入必須具有精確的上電序列以及正確
- 關鍵字: FPGA
在FPGA中集成高速串行收發(fā)器面臨的挑戰(zhàn)(04-100)
- Altera公司對PCI Express,串行Rapid I/O和SerialLite等串行標準和協(xié)議的認可,將促進具有時鐘和數(shù)據(jù)恢復(CDR)功能的高速串行收發(fā)器的應用。這些曾在4或8位ASSP中使用的收發(fā)器現(xiàn)在可以集成在高端FPGA中。帶有嵌入式收發(fā)器的FPGA占據(jù)更小的電路板空間,具有更高的靈活性和無需接口處理的兩芯片方案等優(yōu)勢,因此,采用這種FPGA對電路板設計者是很具有吸引力的選擇。 在FPGA中集成收發(fā)器使得接口電路處理工作由電路板設計者轉向芯片設計者。本文闡述在一個FPGA中集成1
- 關鍵字: Altera FPGA ASSP ASIC
FPGA到高速DRAM的接口設計(04-100)
- FPGA做為系統(tǒng)的核心元件正在更多的用于網(wǎng)絡、通信、存儲和高性能計算應用中,在這些應用中都需要復雜的數(shù)據(jù)處理。 所以,現(xiàn)在FPGA支持高速、外部存儲器接口是必須遵循的。現(xiàn)在的FPGA具有直接接口各種高速存儲器件的專門特性。本文集中描述高速DRAM到FPGA的接口設計。 設計高速外部存儲器接口不是一件簡單的任務。例如,同步DRAM已發(fā)展成高性能、高密度存儲器并正在用于主機中。最新的DRAM存儲器—DDR SDRAM,DDR2和RLDRAM II支持頻率范圍達到133MHz(260
- 關鍵字: Altera FPGA DRAM
基于FPGA的液晶顯示控制器設計
- 液晶顯示器由于具有低壓、微功耗、顯示信息量大、體積小等特點,在移動通信終端、便攜計算機、GPS衛(wèi)星定位系統(tǒng)等領域有廣泛用途,成為使用量最大的顯示器件。液晶顯示控制器作為液晶驅動電路的核心部件通常由集成電路組成,通過為液晶顯示系統(tǒng)提供時序信號和顯示數(shù)據(jù)來實現(xiàn)液晶顯示。本設計是一種基于FPGA(現(xiàn)場可編程門陣列)的液晶顯示控制器。與集成電路控制器相比,F(xiàn)PGA更加靈活,可以針對小同的液晶顯示模塊更改時序信號和顯示數(shù)據(jù)。FPGA的集成度、復雜度和面積優(yōu)勢使得其日益成為一種頗具吸引力的高性價比ASIC替代方案
- 關鍵字: FPGA 液晶
基于SoC的AC'97技術硬件設計
- 引言 符合Audio Codec'97協(xié)議(簡稱AC'97,是由Intel公司提出的數(shù)字音頻處理協(xié)議)的音頻控制器不但廣泛應用于個人電腦聲卡,并且為個人信息終端設備的SOC(如Intel的PXA250)提供音頻解決方案。本文設計的音頻控制器可為DSP內核提供數(shù)字音頻接口。全文在介紹音頻控制器結構的同時,著重強調其與內核之間數(shù)據(jù)的協(xié)調傳輸,并給出基于FPGA實現(xiàn)SoC內核仿真環(huán)境對音頻控制器進行功能測試的方法。 音頻控制器的結構和原理 AC'97系統(tǒng)由音頻編解碼器(Codec)和音頻控
- 關鍵字: 數(shù)字音頻 接口 DSP FPGA SoC 內存
在Virtex-5 FPGA中使用CRC硬模塊
- 數(shù)據(jù)損壞是與數(shù)據(jù)傳輸和存儲有關的首要問題。只要是在通道上傳輸數(shù)據(jù),就總會有出現(xiàn)某些錯誤的有限概率。 關鍵是接收模塊要能區(qū)分無錯消息和有錯消息。檢錯有多種方法,其中大多數(shù)都是專門為此目的引入冗余位。數(shù)據(jù)通信中常用的檢錯方法包括奇偶碼、漢明碼和循環(huán)冗余校驗(CRC),其中CRC使用最廣泛。 CRC根據(jù)一個給定的數(shù)據(jù)位組算出,然后在傳輸或存儲之前附加到數(shù)據(jù)幀尾部。接收或檢索到幀后,對其內容重新計算CRC,以此來驗證其有效性,確保數(shù)據(jù)無誤。 本文簡述CRC計算所依據(jù)的原理,并且探討用線性反饋
- 關鍵字: FPGA
fpga-to-asic介紹
您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473