在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> fpga-to-asic

            FPGA相關(guān)技術(shù)助力高端存儲器接口設(shè)計(jì)

            • 高性能系統(tǒng)設(shè)計(jì)師在滿足關(guān)鍵時(shí)序余量的同時(shí)要力爭獲得更高性能,而存儲器>存儲器接口設(shè)計(jì)則是一項(xiàng)艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來把數(shù)據(jù)和時(shí)鐘(或選通脈沖)由發(fā)射器
            • 關(guān)鍵字: FPGA  助力  存儲器  接口設(shè)計(jì)    

            級聯(lián)信號處理器的FPGA實(shí)現(xiàn)

            • 摘要:現(xiàn)代通信系統(tǒng)中,數(shù)字化已成為發(fā)展的必然趨勢,數(shù)字信號處理則是數(shù)字系統(tǒng)中的重要環(huán)節(jié)。在數(shù)字信號處理方面提出一種級聯(lián)信號處理器的FPGA實(shí)現(xiàn)方案,用以取代昂貴的專用數(shù)字處理芯片。首先對級聯(lián)信號處理器做了
            • 關(guān)鍵字: FPGA  級聯(lián)  信號處理器    

            新一代視頻編碼器分析介紹

            • 先進(jìn)的視頻編碼(AVC)正在慢慢地超越數(shù)字視頻的主要標(biāo)準(zhǔn)。也稱之為H.264和MPEG-4part10,其AVC編碼在1Mbit/s~2...
            • 關(guān)鍵字: 視頻編碼器  AVC編碼  FPGA  

            基于FPGA的多通道校準(zhǔn)算法的同步實(shí)現(xiàn)

            •   數(shù)字信號處理模塊是接收機(jī)系統(tǒng)的核心部分,系統(tǒng)要求數(shù)字信號處理模塊能實(shí)時(shí)處理ADC變換后的數(shù)字信號,并用軟件的方法來實(shí)現(xiàn)大量的無線電功能,這些功能包括:多通道校準(zhǔn)、編解碼、調(diào)制解調(diào)、濾波、同步、盲均衡、
            • 關(guān)鍵字: FPGA  多通道  校準(zhǔn)  算法    

            基于DSP和FPGA技術(shù)的低信噪比雷達(dá)信號檢測

            • 摘要:提出一種基于DSP和FPGA技術(shù)的低信噪比情況下雷達(dá)信號檢測技術(shù)的工作原理與硬件實(shí)現(xiàn)方法,采用數(shù)字化的處理方法處理信息,取代傳統(tǒng)使用的模擬檢測技術(shù),并對實(shí)現(xiàn)的檢測方法和關(guān)鍵算法做了詳細(xì)介紹。
              關(guān)鍵詞:高
            • 關(guān)鍵字: FPGA  DSP  低信噪比  雷達(dá)信號    

            基于FPGA IP核的FFT實(shí)現(xiàn)

            • 對于FFT而言,很多領(lǐng)域都提出了其高速實(shí)時(shí)運(yùn)算的要求。利用FFT IP核實(shí)現(xiàn)FFT算法,并在cycloneⅡ系列的EP2C70F896C8器件上設(shè)計(jì)出處理速度為69.58 MHz的24位512點(diǎn)復(fù)數(shù)FFT處理器需29.3 μs,該方法具有效率高、速度快、周期短、靈活性強(qiáng)等特點(diǎn)。仿真結(jié)果表明此方法具有良好性能。
            • 關(guān)鍵字: FPGA  FFT  IP核    

            老將撐腰經(jīng)驗(yàn)打底,MEMS傳感器市場新兵有戲

            •   無論Nokia N95/N96、黑莓手機(jī)、三星的Omnia還是宏達(dá)的Diamond——當(dāng)然還有蘋果的iPhone,在如今幾乎所有熱銷的智能手機(jī)中,MEMS技術(shù)都扮演著非常重要的角色。而在層出不窮的創(chuàng)意推動下,MEMS技術(shù)的應(yīng)用已經(jīng)不限于僅僅提供令人眼花繚亂的視覺體驗(yàn),舉例來說,在LG最新的手機(jī)里,用于接聽來電的Tap mode以及來電時(shí)翻轉(zhuǎn)手機(jī)即可實(shí)現(xiàn)靜音等功能都是這一技術(shù)巨大潛力的最新體現(xiàn)。   但是手機(jī)市場還只是MEMS上述潛力的冰山一角。正如Bosch Sensorte
            • 關(guān)鍵字: 智能手機(jī)  MEMS  導(dǎo)航  運(yùn)動控制  ASIC  

            基于FPGA的多通道校準(zhǔn)算法同步實(shí)現(xiàn)

            • 本文主要研究了多通道校準(zhǔn)算法在FPGA上的同步實(shí)現(xiàn)問題。介紹FPGA時(shí)鐘同步設(shè)計(jì)的基本原理以及用Xilinx公司的FPGA芯片Xc2v8000ff1152-5實(shí)現(xiàn)了多通道校準(zhǔn)的同步算法,極大提高了系統(tǒng)穩(wěn)定性。
            • 關(guān)鍵字: ADC  FPGA  多通道校準(zhǔn)  同步實(shí)現(xiàn)  200907  

            基于FPGA的UART設(shè)計(jì)實(shí)現(xiàn)及驗(yàn)證

            • 通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是數(shù)字通信領(lǐng)域流行和廣泛使用的一種接口設(shè)備,主要用來控制符合RS 232-C協(xié)議的計(jì)算機(jī)與串行設(shè)備間的通信。普通串行外設(shè)和計(jì)算機(jī)間的通信,一般使
            • 關(guān)鍵字: FPGA  UART  設(shè)計(jì)實(shí)現(xiàn)    

            FPGA的光纖通道接口控制芯片設(shè)計(jì)

            • 摘 要 為了滿足存儲網(wǎng)絡(luò)和下一代航空電子系統(tǒng)對光纖通道網(wǎng)絡(luò)的需求,提出了一種新的光纖通道網(wǎng)絡(luò)接口控制芯片的設(shè)計(jì)方案。用 Verilog實(shí)現(xiàn)了接口控制芯片的RTL設(shè)計(jì)并完成了功能仿真和驗(yàn)證,通過嵌入式PowerPC完成了接
            • 關(guān)鍵字: 芯片  設(shè)計(jì)  控制  接口  光纖  通道  FPGA  

            可編程技術(shù)勢在必行,一觸即發(fā)

            • 設(shè)計(jì)師們最有發(fā)言權(quán),他們認(rèn)為二十一世紀(jì)最具決定性的集成電路技術(shù)就是現(xiàn)場可編程門陣列(FPGA),而傳統(tǒng)門陣列和結(jié)...
            • 關(guān)鍵字: 可編程技術(shù)  FPGA  ASSP  Virtex-6  Spartan-6  

            FPGA或?qū)⒊蔀殡娮酉到y(tǒng)制造商救命利器

            • 根據(jù)賽靈思的分析,2007年可編程邏輯芯片市場約為36億美元,2012年將快速增長到140億美元。推動這一巨幅增長的...
            • 關(guān)鍵字: FPGA  ASIC  ASSP  

            ISE設(shè)計(jì)套件11.1版本簡介

            • ISE設(shè)計(jì)套件11.1版本(ISEDesignSuite11.1)在為嵌入式、DSP和邏輯設(shè)計(jì)人員提供FPGA設(shè)計(jì)工具和IP產(chǎn)品方面確...
            • 關(guān)鍵字: ISE設(shè)計(jì)套件11.1  DSP  FPGA  

            可編程邏輯不僅已是大勢所趨,而且勢不可擋

            共6775條 365/452 |‹ « 363 364 365 366 367 368 369 370 371 372 » ›|

            fpga-to-asic介紹

            您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
            歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

            熱門主題

            FPGA-to-ASIC    樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473