ARM設計的FPGA可重構(gòu)配置方法的實現(xiàn)及應用,摘要:文中詳述了FPGA被動串行配置方式的時序,給出配置流程圖及實現(xiàn)的程序代碼,并通過實例驗證了該方法的優(yōu)越性及應用前景.通過介紹FPGA的各種配置方式,提出了一種基于ARM處理器的FPGA動態(tài)配置方法,充分利用ARM
關鍵字:
方法 實現(xiàn) 應用 配置 重構(gòu) 設計 FPGA ARM
基于FPGA的數(shù)據(jù)采集板設計與實現(xiàn),數(shù)據(jù)采集板作為雷達信號處理系統(tǒng)中的接收前端,必須面對越來越高的要求,為后續(xù)信號處理提供可靠的保證。將數(shù)據(jù)采集板獨立設計提高了通用性,降低了系統(tǒng)的研制時間,因此成為雷達信號處理系統(tǒng)設計的發(fā)展趨勢。采用ADC和F
關鍵字:
實現(xiàn) 設計 數(shù)據(jù)采集 FPGA 基于
一種新的混沌RNG的實現(xiàn)方案及FPGA實現(xiàn),在SoC(System on Chip)廣泛應用的今天,如何設計一個基于Ic的RiNG就成為安全通信應用的急切需要。隨機噪聲源(如熱噪聲和發(fā)射噪聲)存在于IC中卻總是被人為地屏蔽掉了。因此,利用電路噪聲放大的商用RNG設計需要專門的
關鍵字:
實現(xiàn) FPGA 方案 混沌 RNG
基于FPGA的雷達數(shù)字脈沖壓縮技術,脈沖壓縮技術是指對雷達發(fā)射的寬脈沖信號進行調(diào)制(如線性調(diào)頻、非線性調(diào)頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖的實現(xiàn)過程。脈沖壓縮有效地解決了雷達作用距離與距離分辨率之間的矛
關鍵字:
壓縮 技術 脈沖 數(shù)字 FPGA 雷達 基于
System C特點及FPGA設計,一、概述 SYSTEM C 是由 Synospy Inc. 提出的,目前最新的版本為V2.0。它提出的目的就是以一種系統(tǒng)設計的思想進行系統(tǒng)設計。它將軟件算法與硬件實現(xiàn)很好的結(jié)合在一起,提高了整個系統(tǒng)設計的效率和正確性。
關鍵字:
設計 FPGA 特點 System
標準單元ASIC和FPGA的權(quán)衡及結(jié)構(gòu)化ASIC,多種制造FPGA的深亞微米工藝,如Xilinx公司最新Spartan-3系列產(chǎn)品采用的90納米工藝(參考文獻1),使每塊芯片上的門電路數(shù)量變得越來越大。如果您的設計使用FPGA的嵌入式存儲器陣列和擴散式模擬及數(shù)字功能模塊,如DL
關鍵字:
ASIC 結(jié)構(gòu)化 權(quán)衡 FPGA 標準 單元
FPGA Editor應用技巧,工程師在設計過程中,經(jīng)常需要一定的創(chuàng)造力(你不妨稱之為數(shù)字管道膠帶)才能夠保證設計的順利完成。過去8年時間里,我曾經(jīng)目睹許多優(yōu)秀工程師利用這一方法出色地完成了許多工作,而他們采用的最主要工具就是FPGA Ed
關鍵字:
應用技巧 Editor FPGA
全球可編程平臺領導廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )宣布推出三款新型開發(fā)套件,進一步提升數(shù)字信號處理開發(fā)人員的實力,幫助他們方便地應用 FPGA,進而實現(xiàn)最高信號處理性能,成本與功耗優(yōu)化,并通過協(xié)處理技術解決系統(tǒng)瓶頸。因為賽靈思目標設計平臺是與業(yè)界領先的分銷商、設計服務、工具和硬件合作伙伴密切合作推出的,因此,賽靈思DSP產(chǎn)品的新套件將可以為開發(fā)人員提供硬件、工具和參考設計,以確保打造出一款適合各種不同 DSP 應用的生產(chǎn)力高效的設計流程。
賽靈思平臺解決
關鍵字:
賽靈思 FPGA DSP
摘要:以Altera FPGA系列Cyclone EPlCl2Q240C8器件為載體,通過SoPC技術構(gòu)建嵌入式軟核NiosⅡ處理器平臺,運用Verilog HDL硬件描述語言設計等精度測量載波頻率IP核、紅外信號解調(diào)IP核、紅外編碼脈寬測量IP核和紅外發(fā)
關鍵字:
FPGA I/O 電源 仿真 單片機
基于MATLAB在FPGA 算法上浮點定點轉(zhuǎn)換的實現(xiàn),浮點定點轉(zhuǎn)換是在 FPGA 上實現(xiàn)算法時最困難的地方(圖 1)。雖然 MATLAB 是一種強大的運算開發(fā)工具,但其許多優(yōu)點卻在浮點定點轉(zhuǎn)換過程中被降低了。例如,由于定點算術中精度較低,新的數(shù)學誤差被引入算法。您必須重
關鍵字:
定點 轉(zhuǎn)換 實現(xiàn) 浮點 算法 MATLAB FPGA 基于
可編程ASIC器件主從式結(jié)構(gòu)開發(fā)系統(tǒng)的設計,1 引言當前在EDA領域,只要具備臺式或筆記本電腦并裝有工具軟件,就可以方便地對可編程ASIC(CPLD/FPGA)進行設計開發(fā),在系統(tǒng)可編程(ISP)器件為我們提供了這種便利條件。ISP方式雖然可以用一根下載電纜代替了編程
關鍵字:
開發(fā) 系統(tǒng) 設計 結(jié)構(gòu) 主從 ASIC 器件 可編程
摘要:設計了基于FPGA的誘發(fā)電位儀完整系統(tǒng)。首先給出了整個誘發(fā)電位儀的總體設計,討論了FPGA作為主芯片的各模塊集成設計,在此基礎上論述了ADSl258模/教轉(zhuǎn)換芯片的特點并給出了其與FPGA的接口電路設計。該誘發(fā)電位
關鍵字:
FPGA 誘發(fā)電位 系統(tǒng)設計
FPGA芯片EPXA10在圖像處理中的應用, 本文所介紹的圖像驅(qū)動和處理系統(tǒng)正是應用了EPXA10的這些特點,充分發(fā)揮了FPGA邏輯控制實現(xiàn)簡單、對大量數(shù)據(jù)做簡單處理速度快的優(yōu)勢以及ARM軟件編程靈活的特點。 1 內(nèi)嵌ARM核的FPGA芯片EPXA10及其主要特點
關鍵字:
應用 圖像處理 EPXA10 芯片 FPGA
利用FPGA加密芯片的抗DPA攻擊電路設計,0 引言 近年來,現(xiàn)場可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)由于其高性能、低價格、高開發(fā)速度、方便的編程方式等特點得到了廣泛的應用。但對FPGA進行DPA(Differential Power Analysis,差分功耗分
關鍵字:
攻擊 電路設計 DPA 芯片 FPGA 加密 利用
采用FPGA/MCU技術的光電式滾轉(zhuǎn)角測量儀的解決方案,本文設計基于FPGA/MCU的光電式滾轉(zhuǎn)角測量儀,安裝于實驗轉(zhuǎn)臺上,實時輸出滾轉(zhuǎn)角度值,為彈體的滾轉(zhuǎn)角測量提供對照基準,并可與上位機進行通信,將數(shù)據(jù)傳送到主機中進行后續(xù)處理。 系統(tǒng)整體方案 滾轉(zhuǎn)角測量儀物
關鍵字:
測量儀 解決方案 轉(zhuǎn)角 光電 FPGA/MCU 技術 采用
fpga-to-asic介紹
您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473