在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
            EEPW首頁 >> 主題列表 >> fpga-spartan

            基于FPGA和CMX589A的GMSK調(diào)制器設(shè)計(jì)與實(shí)現(xiàn)

            • 摘 要:GMSK信號(hào)具有很好的頻譜和功率特性,特別適用于功率受限和信道存在非線性、衰落以及多普勒頻移的移動(dòng)突發(fā)通信系統(tǒng)。根據(jù)GMSK調(diào)制的特點(diǎn),提出亍一種以FPGA和CMX589A為硬件裁體的GMSK調(diào)制器的設(shè)計(jì)方案,并給出
            • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  調(diào)制器  GMSK  FPGA  CMX589A  基于  

            Altera宣布其 40-nm Stratix IV GX FPGA符合PCI Express 2.0版標(biāo)準(zhǔn)要求

            •   2009年4月2號(hào),北京——Altera公司今天宣布,其40-nm Stratix IV GX FPGA符合PCI Express (PCIe) 2.0版標(biāo)準(zhǔn)要求,在寬帶應(yīng)用中為用戶提供全面的PCIe解決方案。器件成功通過了PCI-SIG兼容性實(shí)驗(yàn)室測(cè)試,現(xiàn)已名列PCI-SIG整合組建廠商名單中。Stratix IV GX FPGA符合端點(diǎn)應(yīng)用中x8通路配置的PCIe 1.1和PCIe 2.0標(biāo)準(zhǔn)。現(xiàn)在已經(jīng)開始發(fā)售帶有PCIe 2.0硬核知識(shí)產(chǎn)權(quán)(IP)模塊的Stratix I
            • 關(guān)鍵字: Altera  FPGA  PCIe  收發(fā)器  

            臺(tái)積電資本支出解凍 耗資50億新臺(tái)幣采購(gòu)設(shè)備

            •   由于臺(tái)積電包括手機(jī)、無線、繪圖與FPGA(Field Programmable Gate Array)等4大主要芯片客戶,全數(shù)增加第2季訂單量,使得臺(tái)積電凍結(jié)已久的設(shè)備采購(gòu)規(guī)畫,終于在近日解凍!臺(tái)積電近期大手筆耗資逾新臺(tái)幣50億元,向設(shè)備原廠添購(gòu)新設(shè)備,估計(jì)約占2009年資本支出10分之1。此外,臺(tái)積電繼向茂德采購(gòu)設(shè)備之后,近期傳出將二手設(shè)備采購(gòu)焦點(diǎn)轉(zhuǎn)向力晶,不過,臺(tái)積電及力晶均澄清并無此事。   臺(tái)積電大客戶包括恩威迪亞(NVIDIA)、博通(Broadcom)、高通(Qualcomm)及Alte
            • 關(guān)鍵字: 臺(tái)積電  FPGA  芯片  

            Virtex-5FPGA設(shè)計(jì)Gbps無線通信基站

            • 1、引言   隨著集成電路(IC)技術(shù)進(jìn)入深亞微米時(shí)代,片上系統(tǒng)SoC(System-on-a-Chip)以其顯著的優(yōu)勢(shì)成為當(dāng)代IC設(shè)計(jì)的熱點(diǎn)?;谲浻布f(xié)同設(shè)計(jì)及IP復(fù)用技術(shù)的片上系統(tǒng)具有功能強(qiáng)大、高集成度和低功耗等優(yōu)點(diǎn),可顯著
            • 關(guān)鍵字: 基站  無線通信  Gbps  設(shè)計(jì)  Virtex-5FPGA  Virtex-5  FPGA  Gbps  無線通信基站  協(xié)議  嵌入式  微處理器  

            KEIL工具可通過微控制器樣機(jī)系統(tǒng)對(duì)基于CORTEX-M處理器的系統(tǒng)建立樣機(jī)

            •   中國(guó)上海,2009年3月31日——ARM公司(倫敦證交所:ARM;納斯達(dá)克:ARMH)近日在于美國(guó)加州圣何塞舉行的嵌入式系統(tǒng)大會(huì)(ESC)上發(fā)布了Keil™ 微控制器樣機(jī)系統(tǒng)(MPS: Microcontroller Prototyping System),能夠?qū)我划a(chǎn)品中的ARM® Cortex™-M系列處理器以及用戶定義的外設(shè)進(jìn)行評(píng)估和樣機(jī)建立。Keil MPS是首個(gè)包含了全速的、FPGA形式的Cortex-M0或Cortex-M3處理器的樣
            • 關(guān)鍵字: ARM  FPGA  處理器  

            基于FPGA的8位并行輸入LED掃描控制芯片設(shè)計(jì)

            MC8051單片機(jī)IP核的FPGA實(shí)現(xiàn)與應(yīng)用

            • 分析了與標(biāo)準(zhǔn)805l MCU兼容的MC805l IP核結(jié)構(gòu)原理與設(shè)計(jì)層次,詳細(xì)論述了MC8051 IP核的FPGA實(shí)現(xiàn)與應(yīng)用方法。通過試驗(yàn)驗(yàn)證,其性能比標(biāo)準(zhǔn)8051 MCU高,方便與系統(tǒng)其他模塊的集成。在各種嵌入式系統(tǒng)和片上系統(tǒng)中使用該IP核具有重要意義。
            • 關(guān)鍵字: 8051  FPGA  MC  IP核    

            Altera在天津大學(xué)成立國(guó)內(nèi)第60所EDA/SOPC聯(lián)合實(shí)驗(yàn)室

            •   2009年3月31號(hào),北京——Altera公司(NASDAQ: ALTR)今天宣布,Altera公司于2009年3月10日在天津大學(xué)成立EDA/SOPC聯(lián)合實(shí)驗(yàn)室。這是Altera自2004年3月在中國(guó)電子科技大學(xué)成立首個(gè)EDA/SOPC聯(lián)合實(shí)驗(yàn)室以來的國(guó)內(nèi)第60所聯(lián)合實(shí)驗(yàn)室和培訓(xùn)中心。該實(shí)驗(yàn)室將為數(shù)字邏輯電路、硬件描述語言、微機(jī)原理、電視原理、現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)等本科或研究生課程的實(shí)驗(yàn)教學(xué)以及電子類課程設(shè)計(jì)提供支持,Altera®公司的FPGA開發(fā)環(huán)境將成為貫穿天津大學(xué)
            • 關(guān)鍵字: Altera  FPGA  SOPC  

            基于FPGA的高速數(shù)據(jù)采集存儲(chǔ)系統(tǒng)的設(shè)計(jì)

            • 0 引言
              信息技術(shù)的發(fā)展,特別是各種數(shù)字處理器件處理速度的提高,實(shí)時(shí)處理大量的數(shù)據(jù)已經(jīng)成為現(xiàn)實(shí)。但是,在一些惡劣環(huán)境和數(shù)據(jù)無法進(jìn)行實(shí)時(shí)傳輸?shù)那闆r下,還必須用到存儲(chǔ)測(cè)試的方法。存儲(chǔ)測(cè)試是指在對(duì)被測(cè)對(duì)象
            • 關(guān)鍵字: FPGA  高速數(shù)據(jù)  采集  存儲(chǔ)系統(tǒng)    

            基于EP1C3T144C8的FPGA的開發(fā)板設(shè)計(jì)

            • O 引言
              現(xiàn)場(chǎng)可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)的出現(xiàn)是超大規(guī)模集成電路(VISI)技術(shù)和計(jì)算機(jī)輔助設(shè)計(jì)(CAD)技術(shù)發(fā)展的結(jié)果。FPGA器件集成度高、體積小,具有通過用戶編程實(shí)現(xiàn)專門應(yīng)用的的功能。
            • 關(guān)鍵字: 144C  T144  FPGA  144    

            一種基于FPGA并行流水線的FIR濾波器設(shè)計(jì)方案

            • 1 Fir濾波器原理
              有限沖激響應(yīng)(FIR)數(shù)字濾波器和無限沖激響應(yīng)(IIR)數(shù)字濾波器廣泛應(yīng)用于數(shù)字信號(hào)處理系統(tǒng)中。IIR數(shù)字濾波器方便簡(jiǎn)單,但它相位的非線性,要求采用全通網(wǎng)絡(luò)進(jìn)行相位校正,且穩(wěn)定性難以保障。FIR濾
            • 關(guān)鍵字: FPGA  FIR  并行  流水線    

            基于Matlab和FPGA的FIR數(shù)字濾波器設(shè)計(jì)及實(shí)現(xiàn)

            • 摘要:基于FIR數(shù)字濾波器的原理和層次化、模塊化設(shè)計(jì)思想,結(jié)合Altera公司的CycloneII系列FPGA芯片,提出了FIR數(shù)字濾波器的實(shí)現(xiàn)硬件方案,給出了采用Matlab、QuartusⅡ設(shè)計(jì)及實(shí)現(xiàn)32階低通FIR濾波器的方法步驟,仿真及
            • 關(guān)鍵字: Matlab  FPGA  FIR  數(shù)字    

            2009年3月30日,Altera在天津大學(xué)成立國(guó)內(nèi)第60所EDA/SOPC聯(lián)合實(shí)驗(yàn)室

            •   Altera公司今天宣布,Altera公司于2009年3月10日在天津大學(xué)成立EDA/SOPC聯(lián)合實(shí)驗(yàn)室。這是Altera自2004年3月在中國(guó)電子科技大學(xué)成立首個(gè)EDA/SOPC聯(lián)合實(shí)驗(yàn)室以來的國(guó)內(nèi)第60所聯(lián)合實(shí)驗(yàn)室和培訓(xùn)中心。該實(shí)驗(yàn)室將為數(shù)字邏輯電路、硬件描述語言、微機(jī)原理、電視原理、現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)等本科或研究生課程的實(shí)驗(yàn)教學(xué)以及電子類課程設(shè)計(jì)提供支持,Altera®公司的FPGA開發(fā)環(huán)境將成為貫穿天津大學(xué)電子工程類專業(yè)本科和研究生教育階段的實(shí)驗(yàn)平臺(tái)。   作為全球領(lǐng)先的可編程邏輯器件
            • 關(guān)鍵字: Altera  FPGA  SOPC  

            基于FPGA的高速圖像采集系統(tǒng)設(shè)計(jì)

            • 在高速圖像采集系統(tǒng)中,CPU時(shí)鐘資源、I/O端口資源、傳輸單元等都成為系統(tǒng)的瓶頸。本系統(tǒng)采用FPGA+RAM+USB的設(shè)計(jì):FPGA硬件采樣模塊,有效降低采樣時(shí)延和CPU時(shí)鐘資源;獨(dú)特的RAM時(shí)序控制與讀寫控制分離設(shè)計(jì),增加了模塊之間的獨(dú)立性,降低了控制的復(fù)雜度;USB設(shè)計(jì)在實(shí)現(xiàn)高速率數(shù)據(jù)傳輸?shù)耐瑫r(shí)又具有低成本、易安裝等優(yōu)點(diǎn)。
            • 關(guān)鍵字: FPGA  高速圖像采集  系統(tǒng)設(shè)計(jì)    

            基于DSP Builder的正弦信號(hào)源優(yōu)化設(shè)計(jì)及其FPGA實(shí)現(xiàn)

            • 實(shí)現(xiàn)信號(hào)源常用的方法是頻率合成法,其中直接數(shù)字頻率合成法是繼直接頻率合成法和間接頻率合成法之后,隨著電子技術(shù)迅速發(fā)展的第三代頻率合成技術(shù)。DDS是一種全數(shù)字技術(shù),它從相位概念出發(fā)直接合成所需頻率,它具有頻
            • 關(guān)鍵字: Builder  FPGA  DSP  正弦    
            共6425條 363/429 |‹ « 361 362 363 364 365 366 367 368 369 370 » ›|

            fpga-spartan介紹

            您好,目前還沒有人創(chuàng)建詞條fpga-spartan!
            歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-spartan的理解,并與今后在此搜索fpga-spartan的朋友們分享。    創(chuàng)建詞條

            熱門主題

            FPGA-SPARTAN    樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473