摘要:針對信號發(fā)生器時輸出頻率精度高和幅值可調(diào)的要求,采用直接數(shù)字頻率合成(DDS)技術(shù),提出一種基于FPGA的幅值、頻率均可調(diào)的、高分辨率、高穩(wěn)定度的信號發(fā)生器設計方案。采用AT89S52單片機為控制器,控制FPGA產(chǎn)
關(guān)鍵字:
FPGA 幅值 信號發(fā)生器
摘要:介紹了QDPSK信號的優(yōu)點,并分析了其實現(xiàn)原理,提出一種QDPSK高性能數(shù)字調(diào)制器的FPGA實現(xiàn)方案。采用自頂向下的設計思想,將系統(tǒng)分成串/并變換器、差分編碼器、邏輯選相電路、四相載波發(fā)生器等4大模塊,用原理圖
關(guān)鍵字:
QDPSK FPGA 調(diào)制器
紅外目標識別跟蹤系統(tǒng)的DSP+FPGA實現(xiàn),現(xiàn)場可編程門陣列(FPGA)是在專用ASIC的基礎上發(fā)展出來的,它克服了專用ASIC不夠靈活的缺點。與其他中小規(guī)模集成電路相比,其優(yōu)點主要在于它有很強的靈活性,即其內(nèi)部的具體邏輯功能可以根據(jù)需要配置,對電路的修改和
關(guān)鍵字:
DSP FPGA 實現(xiàn) 系統(tǒng) 跟蹤 目標 識別 紅外
FPGA實現(xiàn)OFDM水聲通信系統(tǒng)定時同步,引 言 正交頻分復用(Orthogonal Frequency Division Multiplexing,OFDM)技術(shù)是一種多載波調(diào)制技術(shù),它將寬帶信道分解為相互正交的一組窄帶子信道,利用各個子信道進行并行數(shù)據(jù)傳輸,因此其頻譜利用率高、抗多徑衰
關(guān)鍵字:
系統(tǒng) 定時 同步 通信 水聲 實現(xiàn) OFDM FPGA
S2C 日前宣布其Verification Module技術(shù)(專利申請中)已可用于其基于Xilinx的FPGA原型驗證系統(tǒng)中。V6 TAI Verification Module可以實現(xiàn)在FPGA原型驗證環(huán)境和用戶驗證環(huán)境之間高速海量數(shù)據(jù)傳輸。用戶可以使用Xilinx ChipScope或者第三方調(diào)試環(huán)境,同時查看4個FPGA。另外,V6 TAI Verification Module還可以用于1.3M~4.7M ASIC門的原型設計。V6 TAI Verification Module具有PCIe G
關(guān)鍵字:
S2C Xilinx FPGA
引 言數(shù)字相關(guān)器作為軟件無線電的典型應用,在擴頻通信中成為必不可少的技術(shù)。在傳統(tǒng)的擴頻通信中,采用模擬器件(如:聲表面波器) 來實現(xiàn)解擴單元,而用數(shù)字相關(guān)器可以增加系統(tǒng)的靈活性和穩(wěn)定性,因此,對數(shù)字相關(guān)器
關(guān)鍵字:
相關(guān) 數(shù)字 實現(xiàn) FPGA DSP
基于FPGA的混合信號驗證流程,隨著SoC設計上的混合信號組件數(shù)量增加了,基本的功能驗證對于硅初期能否成功也愈來愈重要。FPGA在系統(tǒng)整合難題上加入了一個新特點。在核心上,此新范例-可編程系統(tǒng)單芯片(programmable system chip,PSC)整合FPGA電閘
關(guān)鍵字:
驗證 流程 信號 混合 FPGA 基于
基于FPGA的檢糾錯邏輯算法的實現(xiàn),星載計算機系統(tǒng)中電子器件容易受到空間環(huán)境電磁場的輻射和重粒子的沖擊,從而導致器件運行出錯,特別是存儲器中數(shù)據(jù)容易出現(xiàn)錯誤,需要具有檢糾錯功能的電路模塊對其進行糾正,以免造成嚴重的后果?;跐h明碼的糾錯
關(guān)鍵字:
算法 實現(xiàn) 邏輯 糾錯 FPGA 基于
音頻編解碼芯片接口的FPGA應用,介紹了音頻編解碼芯片WM8731基于FPGA的接口電路的設計,包括芯片配置模塊與音頻數(shù)據(jù)接口模塊等,使得控制器只通過寄存器就可以方便地對其進行操作。整個設計以VHDL和Verilog HDL語言在Max+Plus Ⅱ里實現(xiàn),并進行了驗
關(guān)鍵字:
FPGA 應用 接口 芯片 解碼 音頻
Altera公司日前演示了使用FPGA的浮點DSP新設計流程,這是業(yè)界第一款基于模型的浮點設計工具,支持在FPGA中實現(xiàn)復數(shù)浮點DSP算法。伯克萊設計技術(shù)公司 (Berkeley Design Technology, Inc, BDTI) 進行的獨立分析驗證了能夠在Altera 的Stratix 和Arria FPGA系列中簡單方便的高效實現(xiàn)高性能浮點DSP設計。
關(guān)鍵字:
Altera FPGA
越來越多的人們認識到當心臟病患者的心臟驟停時,快速及時的救治能夠帶來很大的好處。這促使更多公共場所和辦...
關(guān)鍵字:
FPGA 除顫器
引言隨著圖形處理的巨額運算量,CPU變得不堪重負。此時,需要使用特定的硬件設備來為嵌入式CPU承擔圖形處...
關(guān)鍵字:
FPGA 圖形加速
??????? 2011年9月12日,中秋月圓之夜,參加 2011 DDC? 德國總決賽的中國代表團整裝待發(fā),即將登機遠赴德國慕尼黑參加DDC總決賽,與來自世界各地的16支隊伍進行角逐。讓我們?yōu)樗麄儔研校☆A祝他們?nèi)〉煤贸煽儯?
??????
關(guān)鍵字:
Digilent FPGA
摘要:針對某些特殊的測試試驗要求測試系統(tǒng)高性能、微體積、低功耗,在存儲測試理論基礎上,進行了動態(tài)存儲測試系統(tǒng)的FPGA設計。介紹了該系統(tǒng)的組成,對控制模塊進行了詳細設計。針對測試環(huán)境的多樣性設計了采樣策略
關(guān)鍵字:
FPGA 存儲測試 系統(tǒng)
fpga-spartan介紹
您好,目前還沒有人創(chuàng)建詞條fpga-spartan!
歡迎您創(chuàng)建該詞條,闡述對fpga-spartan的理解,并與今后在此搜索fpga-spartan的朋友們分享。
創(chuàng)建詞條