在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> fpga-pwm

            利用串行RapidIO實現(xiàn)FPGA協(xié)處理

            • 為了支持“三重播放”應(yīng)用,人們對高速通信和超快速計算的需求日益增大,這向系統(tǒng)開發(fā)師、算法開發(fā)師和硬件工程師等人員提出了新的挑戰(zhàn),要求他們將各種標(biāo)準(zhǔn)、組件和聯(lián)網(wǎng)設(shè)備融合成一個整體
            • 關(guān)鍵字: FPGA  處理  實現(xiàn)  RapidIO  串行  利用  RapidIO  

            將MicroTCA導(dǎo)入無線基帶設(shè)計

            • MicroTCA正在成為嵌入信號處理應(yīng)用,尤其是高性能的多處理器系統(tǒng)中日益普及的標(biāo)準(zhǔn)。這些標(biāo)準(zhǔn)采用了可滿足“運營商級”電信設(shè)備需求的先進中間卡(AdvancedMC),從而找到了進入電信應(yīng)用的途徑,如無線基帶處理。
            • 關(guān)鍵字: FPGA  RapidIO  無線  導(dǎo)入  MicroTCA  

            基于FPGA的高速定點FFT算法的設(shè)計方案

            • 基于FPGA的高速定點FFT算法的設(shè)計方案,引 言
              快速傅里葉變換(FFT)作為計算和分析工具,在眾多學(xué)科領(lǐng)域(如信號處理、圖像處理、生物信息學(xué)、計算物理、應(yīng)用數(shù)學(xué)等)有著廣泛的應(yīng)用。在高速數(shù)字信號處理領(lǐng)域,如雷達信號處理,F(xiàn)FT的處理速度往往是整個系
            • 關(guān)鍵字: 算法  設(shè)計  方案  FFT  定點  FPGA  高速  基于  

            基于FPGA的光電抗干擾電路設(shè)計方案

            • 基于FPGA的光電抗干擾電路設(shè)計方案,光電靶的基本原理是:當(dāng)光幕內(nèi)的光通量發(fā)生足夠大的變化時,光電傳感器會響應(yīng)這種變化而產(chǎn)生電信號。這就是說,一些非彈丸物體在穿過光幕時也會使得光幕內(nèi)光通量發(fā)生變化以至光電傳感器產(chǎn)生電信號。從原理上,這種現(xiàn)
            • 關(guān)鍵字: 電路設(shè)計  方案  抗干擾  光電  FPGA  基于  

            Fairchild FAN6754 PWM反激型電源轉(zhuǎn)換方案

            • Fairchild 公司的FAN6754 是高度集成的綠色模式(Green-Mode) PWM控制器,以增強反激電源轉(zhuǎn)換器的性能.為了最小化待機功耗, 綠色模式功能提供關(guān)時調(diào)制,連續(xù)降低輕負(fù)載的開關(guān)頻率.工作電流1.7mA,固定PWM頻率為65KHz,可線
            • 關(guān)鍵字: 轉(zhuǎn)換  方案  電源  PWM  FAN6754  Fairchild  

            基于FPGA和DDS的信號源研究與設(shè)計

            • 1引言直接數(shù)字頻率合成DDS(DirectDigitalSynthesizer)是基于奈奎斯特抽樣定理理論和現(xiàn)代器件生...
            • 關(guān)鍵字: FPGA  DDS  信號源  設(shè)計  

            高速流水線浮點加法器的FPGA實現(xiàn)

            • 0引言現(xiàn)代信號處理技術(shù)通常都需要進行大量高速浮點運算。由于浮點數(shù)系統(tǒng)操作比較復(fù)雜,需要專用硬...
            • 關(guān)鍵字: 高速流水線  浮點加法器  FPGA  

            FPGA硬件系統(tǒng)的調(diào)試方法

            • FPGA硬件系統(tǒng)的調(diào)試方法,在調(diào)試FPGA電路時要遵循一定的原則和技巧,才能減少調(diào)試時間,避免誤操作損壞電路。一般情況下,可以參考以下步驟進行FPGA硬件系統(tǒng)的調(diào)試。
              (1)首先在焊接硬件電路時,只焊接電源部分。使用萬用表進行測試,排除電
            • 關(guān)鍵字: 方法  調(diào)試  系統(tǒng)  硬件  FPGA  

            簡單的直流電機PWM調(diào)速電路

            • 簡單的直流電機PWM調(diào)速電路 Simple DC motor PWM speed controlThe 555 is ubiquitous and can be used as simple PWM speed controlCircuit Explaination:
              The 555 Ic is wired as an astable and the frequency i
            • 關(guān)鍵字: 調(diào)速  電路  PWM  電機  直流  簡單  

            基于FPGA的數(shù)據(jù)采集控制模塊的研究與設(shè)計

            • 0引言數(shù)據(jù)采集和控制系統(tǒng)是對生產(chǎn)過程或科學(xué)實驗中各種物理量進行實時采集、測試和反饋控制的閉...
            • 關(guān)鍵字: FPGA  數(shù)據(jù)采集  

            FC-AL系統(tǒng)中FPGA的彈性緩存設(shè)計

            • 引 言一個簡化的異步數(shù)據(jù)通信系統(tǒng)如圖1所示。接收機端從接收到的來自串行鏈路的比特流中提取時鐘信號Clk1,作為其工作時鐘源;而發(fā)送機端采用本地晶振和鎖相環(huán)產(chǎn)生的時鐘Clk2,作為其工作時鐘源。接收機在時鐘Clk1的
            • 關(guān)鍵字: 設(shè)計  彈性  FPGA  系統(tǒng)  FC-AL  

            Altium推出采用Altera Cyclone III FPGA 的NanoBoard 3000

            •   繼去年 9 月發(fā)布基于 NanoBoard 3000 的快速原型設(shè)計全新方案后,Altium日前又宣布推出采用 Altera Cyclone III® FPGA 的最新 NanoBoard 3000,從而進一步擴展了這一理念。   新的開發(fā)板為電子設(shè)計人員繼續(xù)提供相同的軟硬件以及 NanoBoard 3000 可以直接使用的免專利費 IP,所不同的是,在其內(nèi)核中提供了具有 Altera 高性價比 Cyclone III® FPGA 電源。   電子設(shè)計人員采用 NanoBoard
            • 關(guān)鍵字: Altium  FPGA  NanoBoard   

            低功耗FPGA電子系統(tǒng)優(yōu)化方法

            • 首先與實測系統(tǒng)功耗進行對比,驗證了Xilinx公司ISE軟件包中FPGA功耗估算工具XPower的準(zhǔn)確性。然后對FPGA設(shè)計中影響系統(tǒng)功耗的幾個相互關(guān)聯(lián)的參數(shù)進行取樣,通過軟件估算不同樣點下的系統(tǒng)功耗,找到功耗最低的取樣點,得到最佳設(shè)計參數(shù),從而達到優(yōu)化系統(tǒng)設(shè)計的目的。實驗中通過這種方法,在一個FPGA讀寫SRAM的系統(tǒng)中,在單位時間讀寫操作數(shù)固定的條件下,選取了讀寫頻率與讀寫時間占空比這兩個參數(shù)來優(yōu)化系統(tǒng)功耗。最終測試數(shù)據(jù)證明了該方法的正確性。
            • 關(guān)鍵字: FPGA  低功耗  電子  系統(tǒng)優(yōu)化    
            共7226條 373/482 |‹ « 371 372 373 374 375 376 377 378 379 380 » ›|

            fpga-pwm介紹

            您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
            歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473