在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
            EEPW首頁(yè) >> 主題列表 >> fpga-pwm

            為什么硬件設(shè)計(jì)容易軟件難?

            • 因?yàn)橛布辛烁嗟哪K,及其解決方案,給人一種假象:硬件設(shè)計(jì)好像很簡(jiǎn)單的一樣,實(shí)際呢,硬件設(shè)計(jì)才真正是考驗(yàn)功底的。
            • 關(guān)鍵字: 硬件設(shè)計(jì)  FPGA  

            采用基于Altera FPGA的存儲(chǔ)參考設(shè)計(jì),NAND閃存使用壽命加倍

            •   Altera公司開(kāi)發(fā)了基于其Arria® 10 SoC的存儲(chǔ)參考設(shè)計(jì),與目前的NAND閃存相比,NAND閃存的使用壽命將加倍,程序擦除周期數(shù)增加了7倍。參考設(shè)計(jì)在經(jīng)過(guò)優(yōu)化的高性價(jià)比單片解決方案中包括了一片Arria 10 SoC和集成雙核ARM® Cortex®A9處理器,同時(shí)采用了Mobiveil的固態(tài)硬盤(pán)(SSD)控制器,以及NVMdurance的NAND優(yōu)化軟件。這一參考設(shè)計(jì)提高了NAND應(yīng)用的性能和靈活性,同時(shí)延長(zhǎng)了數(shù)據(jù)中心設(shè)備的使用壽命,從而降低了NAND陣列的成本。
            • 關(guān)鍵字: Altera  FPGA  

            小梅哥和你一起深入學(xué)習(xí)FPGA之mif文件的制作

            •   本文檔主要講解實(shí)現(xiàn)一個(gè)1024點(diǎn)的16位正弦波數(shù)據(jù)的生成,并將該數(shù)據(jù)制作成quartus II使用的mif文件,使用此文件,我們便可以使用FPGA,基于直接數(shù)字合成(DDS)原理生成標(biāo)準(zhǔn)的正弦波,即實(shí)現(xiàn)信號(hào)發(fā)生器的功能。小梅哥的DDS實(shí)驗(yàn)已經(jīng)做完,目前還沒(méi)有進(jìn)行文檔的編寫(xiě)。朋友今天邀請(qǐng)我為他制作一個(gè)1024點(diǎn)的16位的正弦波mif文件,實(shí)現(xiàn)之后,發(fā)現(xiàn)過(guò)程中涉及到MATLAB軟件、Excel軟件、Quartus II軟件的使用,每個(gè)過(guò)程簡(jiǎn)單,但是步驟較多,因此在這里以文檔的方式記錄下來(lái),分享給需要的朋友
            • 關(guān)鍵字: FPGA  mif  

            FPGA實(shí)現(xiàn)的數(shù)字密碼鎖

            •   本文介紹了一種以FPGA為基礎(chǔ)的數(shù)字密碼鎖。采用自頂向下的數(shù)字系統(tǒng)設(shè)計(jì)方法,將數(shù)字密碼鎖系統(tǒng)分解為若干子系統(tǒng),并且進(jìn)一步細(xì)劃為若干模塊,然后用硬件描述語(yǔ)言VHDL來(lái)設(shè)計(jì)這些模塊,同時(shí)進(jìn)行硬件測(cè)試。測(cè)試結(jié)果表明該數(shù)字密碼鎖能夠校驗(yàn)10位十進(jìn)制數(shù)字密碼,且可以預(yù)置密碼,設(shè)有斷電保護(hù)裝置,解碼有效指示等相應(yīng)功能。   1功能概述   (1)密碼鎖的工作時(shí)鐘由外部晶振提供,時(shí)鐘頻率為50MHz,運(yùn)算速度高,工作性能穩(wěn)定。   (2)密碼的設(shè)置和輸入由外接鍵盤(pán)完成,控制電路的安全系數(shù)高,操作方便;   
            • 關(guān)鍵字: FPGA  數(shù)字密碼鎖  

            Altera宣布Stratix 10的創(chuàng)新:FPGA和SoC性能翻番、功耗降低70%

            •   即將于2015年秋天提供Stratix 10 FPGA和SoC工程樣片的Altera公司,近日發(fā)布其Stratix 10 FPGA和SoC體系結(jié)構(gòu)和產(chǎn)品細(xì)節(jié),在性能、集成度、密度和安全特性方面實(shí)現(xiàn)了突破?! tratix 10 FPGA和SoC采用了Altera革命性的HyperFlex FPGA架構(gòu),由Intel 14nm三柵極工藝技術(shù)制造,內(nèi)核性能是前一代FPGA的2倍。性能好、密度高、具有先進(jìn)的嵌入式處理功能的FPGA與GPU類(lèi)浮點(diǎn)計(jì)算性能和異構(gòu)3D SiP集成特性相結(jié)合,支持Altera客戶
            • 關(guān)鍵字: Stratix 10 FPGA  SoC工程樣片  Altera  201507  

            詳解LED PWM調(diào)光技術(shù)及設(shè)計(jì)注意點(diǎn)

            •   無(wú)論LED是經(jīng)由降壓、升壓、降壓/升壓或線性穩(wěn)壓器驅(qū)動(dòng),連接每一個(gè)驅(qū)動(dòng)電路最常見(jiàn)的線程就是須要控制光的輸出?,F(xiàn)今僅有很少數(shù)的應(yīng)用只需要開(kāi)和關(guān)的簡(jiǎn)單功能,絕大多數(shù)都需要從0~100%去微調(diào)亮度。目前,針對(duì)亮度控制方面,主要的兩種解決方案為線性調(diào)節(jié)LED的電流(模擬調(diào)光)或在肉眼無(wú)法察覺(jué)的高頻下,讓驅(qū)動(dòng)電流從0到目標(biāo)電流值之間來(lái)回切換(數(shù)字調(diào)光)。利用脈沖寬度調(diào)變(PWM)來(lái)設(shè)定循環(huán)和工作周期可能是實(shí)現(xiàn)數(shù)字調(diào)光的最簡(jiǎn)單的方法,原因是相同的技術(shù)可以用來(lái)控制大部分的開(kāi)關(guān)轉(zhuǎn)換器。   PWM調(diào)光能調(diào)配準(zhǔn)確色光
            • 關(guān)鍵字: PWM  FET  

            Altera全球業(yè)務(wù)開(kāi)發(fā)總監(jiān):數(shù)字電源躍居FPGA SoC設(shè)計(jì)新寵

            •   20/14奈米現(xiàn)場(chǎng)可編程閘陣列(FPGA)將加速改搭數(shù)位電源。FPGA邁向20/14奈米先進(jìn)制程,導(dǎo)致電路復(fù)雜度和電源供應(yīng)需求激增,相關(guān)晶片商已開(kāi)始導(dǎo)入高整合、可編程,且支援大電流的數(shù)位電源解決方案,從而提升FPGA核心電源軌的供電效能,同時(shí)改善系統(tǒng)整體功耗、占位空間和散熱機(jī)制,以滿足系統(tǒng)業(yè)者日益嚴(yán)格的節(jié)能設(shè)計(jì)要求。   Altera全球業(yè)務(wù)開(kāi)發(fā)總監(jiān)Patrick Wadden強(qiáng)調(diào),資料中心業(yè)者將更加注重伺服器核心處理器功耗。   Altera全球業(yè)務(wù)開(kāi)發(fā)總監(jiān)Patrick Wadden表示,基地
            • 關(guān)鍵字: Altera  FPGA   

            FPGA實(shí)戰(zhàn)演練邏輯篇:FPGA與ASIC

            •   拋開(kāi)FPGA不提,大家一定都很熟悉ASIC。所謂ASIC,即專(zhuān)用集成電路(Application Specific Integrated Circuit)的簡(jiǎn)稱,電子產(chǎn)品中,它無(wú)所不在,還真是比FPGA普及得多得多。但是ASIC的功能相對(duì)固定,它是為了專(zhuān)一功能而生,希望對(duì)它進(jìn)行任何的功能和性能的改善往往是無(wú)濟(jì)于事的。打個(gè)淺顯的比喻,如圖1.2所示,如果說(shuō)ASIC是布滿鉛字的印刷品,那么FPGA就是可以自由發(fā)揮的白紙一張。(特權(quán)同學(xué)版權(quán)所有)    ?   圖1.2 ASIC和FPG
            • 關(guān)鍵字: FPGA  ASIC  

            FPGA實(shí)戰(zhàn)演練邏輯篇:FPGA是什么

            •   在電子產(chǎn)品開(kāi)發(fā)的各種關(guān)鍵器件中,F(xiàn)PGA已經(jīng)受到了越來(lái)越多的關(guān)注。如果哪怕只是作為電子設(shè)計(jì)鏈中某個(gè)“小羅嘍”角色的你,對(duì)FPGA還聞所未聞,只能說(shuō)明你OUT了。相信閱讀此書(shū)的大多數(shù)讀者,您可能聽(tīng)說(shuō)過(guò)FPGA,但不是很了解;或者您已經(jīng)知道FPGA的存在,但不太清楚近期的動(dòng)向,或許您打算在不久的將來(lái)對(duì)FPGA進(jìn)行初步的嘗試。不管怎樣,只要您對(duì)FPGA感興趣,那么就讓我們一起踏出通往FPGA世界的第一步吧!(特權(quán)同學(xué)版權(quán)所有)   簡(jiǎn)單來(lái)說(shuō),F(xiàn)PGA就是“可反復(fù)編程的邏
            • 關(guān)鍵字: FPGA  

            基于I2C總線圖像傳感器配置的FPGA實(shí)現(xiàn)

            •   基于FPGA的嵌入式圖像檢測(cè)系統(tǒng)因其快速的處理能力和靈活的編程設(shè)計(jì)使得它在工業(yè)現(xiàn)場(chǎng)的應(yīng)用非常廣泛,通常這些系統(tǒng)都是通過(guò)采集圖像數(shù)據(jù)流并對(duì)它實(shí)時(shí)處理得到所需的特征信息。圖像數(shù)據(jù)的獲取是整個(gè)系統(tǒng)的第一步,作為整個(gè)系統(tǒng)的最前端,它決定了原始數(shù)據(jù)的質(zhì)量,是整個(gè)系統(tǒng)成功的關(guān)鍵。CMOS圖像傳感器采用CMOS工藝,可以將圖像采集單元和信號(hào)處理單元集成到同一塊芯片上,因而在集成度、功耗、成本上具有很大優(yōu)勢(shì),這使得它在嵌入式圖像處理領(lǐng)域的運(yùn)用越來(lái)越多。CMOS圖像傳感器芯片大都把I2C總線的一個(gè)子集作為控制接口,用戶
            • 關(guān)鍵字: I2C  FPGA  

            美高森美和Sibridge Technologies共同開(kāi)發(fā)用于SmartFusion2和IGLOO2 FPGA器件的高速協(xié)議IP產(chǎn)品組合

            •   致力于在電源、安全、可靠和性能方面提供差異化半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation) 和擁有ASIC/SoC設(shè)計(jì)、驗(yàn)證和嵌入式解決方案專(zhuān)有技術(shù)的領(lǐng)先設(shè)計(jì)和驗(yàn)證IP供應(yīng)商Sibridge Technologies宣布推出一系列瞄準(zhǔn)美高森美SmartFusion®2 SoC FPGA和 IGLOO®2 FPGA器件的高速I(mǎi)P內(nèi)核。   通過(guò)增添了Sibridge Technologies成為認(rèn)可的CompanionCore供應(yīng)商,這項(xiàng)舉措擴(kuò)展了
            • 關(guān)鍵字: 美高森美  FPGA  

            CPU遇摩爾定律瓶頸 FPGA混合元件或成解決方案

            •   各科技大廠莫不希望能以更少的成本、在更小的空間里嵌入更多運(yùn)算電晶體,有廠商開(kāi)始轉(zhuǎn)向開(kāi)發(fā)現(xiàn)場(chǎng)可編程閘陣列(Field Programmable Gate Array;FPGA)平行架構(gòu),整合FPGA與處理器優(yōu)勢(shì)打造低功耗、高效能的Saturn 1伺服器,也打造出更易于作業(yè)的Carte開(kāi)發(fā)環(huán)境,可望推動(dòng)未來(lái)市場(chǎng)主流應(yīng)用。   根據(jù)The Platform報(bào)導(dǎo)分析,近年處理器研發(fā)遇上摩爾定律(Moore's Law)瓶頸,廠商們想破頭提升產(chǎn)品應(yīng)用效能,業(yè)界與高效能運(yùn)算市場(chǎng)也開(kāi)始熱烈討論FPGA架構(gòu)應(yīng)用。業(yè)
            • 關(guān)鍵字: FPGA  CPU  

            基于DSP和FPGA的紅外信息數(shù)據(jù)處理系統(tǒng)

            •   現(xiàn)代空戰(zhàn)中,光電對(duì)抗裝備在戰(zhàn)爭(zhēng)中扮演著重要的角色,而紅外偵測(cè)與跟蹤系統(tǒng)由于采用的無(wú)源探測(cè)技術(shù),因此與雷達(dá)等主動(dòng)探測(cè)系統(tǒng)相比具有隱身性強(qiáng)、抗干擾能力好和小型化程度高等優(yōu)點(diǎn),受到業(yè)內(nèi)的關(guān)注。新一代紅外成像導(dǎo)引系統(tǒng)須具備高精度、處理速度快、實(shí)時(shí)性強(qiáng)且反應(yīng)時(shí)間短等特點(diǎn),這便要求圖像處理計(jì)算機(jī)能滿足圖像處理中大數(shù)據(jù)量、復(fù)雜運(yùn)算、實(shí)時(shí)性強(qiáng)、高傳輸率和穩(wěn)定可靠等要求。文中從工作原理、硬件及軟件3個(gè)方面介紹了基于DSP和FPGA芯片的紅外信息數(shù)據(jù)處理系統(tǒng)設(shè)計(jì)方法。   1紅外制導(dǎo)控制系統(tǒng)硬件總體設(shè)計(jì)   紅外信息
            • 關(guān)鍵字: DSP  FPGA  

            基于單片機(jī)的智能學(xué)習(xí)型紅外空調(diào)遙控器

            •   為了解決空調(diào)遙控器不兼容問(wèn)題,設(shè)計(jì)了一款基于Atmega16單片機(jī)的智能空調(diào)遙控器。該遙控器采用測(cè)量脈沖寬度的方法學(xué)習(xí)紅外信號(hào),同時(shí)使用游程編碼算法對(duì)數(shù)據(jù)進(jìn)行壓縮后存儲(chǔ),并利用單片機(jī)內(nèi)部定時(shí)器PWM模式產(chǎn)生紅外載波,成功實(shí)現(xiàn)了對(duì)紅外遙控的學(xué)習(xí)與再現(xiàn),并可通過(guò)上位機(jī)進(jìn)行控制。經(jīng)運(yùn)行測(cè)試表明,該智能遙控器操作靈活,性能穩(wěn)定,為智能遙控器設(shè)計(jì)提供了一種新方案。   1引言   本文設(shè)計(jì)了一款針對(duì)空調(diào)設(shè)備的智能學(xué)習(xí)型紅外遙控器,采用記錄脈沖寬度的方法,成功實(shí)現(xiàn)了對(duì)多種紅外空調(diào)遙控信號(hào)的學(xué)習(xí)與再現(xiàn),真正實(shí)現(xiàn)
            • 關(guān)鍵字: Atmega16  PWM  

            基于FPGA的圖像實(shí)時(shí)處理系統(tǒng)設(shè)計(jì)

            •   由于現(xiàn)場(chǎng)實(shí)時(shí)測(cè)量的需要,機(jī)器視覺(jué)技術(shù)越來(lái)越多地借助硬件來(lái)完成,如DSP芯片、專(zhuān)用圖像信號(hào)處理卡等。但是,DSP做圖像處理也面臨著由于數(shù)據(jù)存儲(chǔ)與處理量大,導(dǎo)致處理速度較慢,系統(tǒng)實(shí)時(shí)性較差的問(wèn)題。本文將FPGA的IP核內(nèi)置緩存模塊和乒乓讀寫(xiě)結(jié)構(gòu)相結(jié)合,實(shí)現(xiàn)了圖像數(shù)據(jù)的緩存與提取,節(jié)省了存儲(chǔ)芯片所占用的片上空間,并且利用圖像預(yù)處理重復(fù)率高,但算法相對(duì)簡(jiǎn)單的特點(diǎn)和FPGA數(shù)據(jù)并行處理,結(jié)合流水線的結(jié)構(gòu),大大縮短了圖像預(yù)處理的時(shí)間,解決了圖像處理實(shí)時(shí)性差的問(wèn)題。   1系統(tǒng)架構(gòu)和流程簡(jiǎn)介   本系統(tǒng)采用了F
            • 關(guān)鍵字: FPGA  DSP  
            共7226條 134/482 |‹ « 132 133 134 135 136 137 138 139 140 141 » ›|

            fpga-pwm介紹

            您好,目前還沒(méi)有人創(chuàng)建詞條fpga-pwm!
            歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

            熱門(mén)主題

            樹(shù)莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473