在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> fpga-nios

            基于FPGA的IRIG-B標準DC code編碼器VHDL設計

            • 為了實現(xiàn)靶場時統(tǒng)終端輸出IRIG-B標準DC code信號,采用VHDL語言在FPGA邏輯電路中設計了DC code編碼器硬件電路,通過QuartusⅡ軟件建立工程文件對VHDL語言DC code編碼器電路進行編譯和仿真,獲得了符合IRIG-B標準的DC code信號。經(jīng)過實踐驗證,該電路具有實現(xiàn)方法簡單、電路穩(wěn)定性好、精度高的特點,實測同步精度小于1μs。
            • 關鍵字: IRIG-B  FPGA  code  VHDL    

            一種基于FPGA的DDR SDRAM控制器的設計

            • 摘要 對DDR SDRAM的基本工作特性以及時序進行了分析與研究,基于FPGA提出了一種通用的DDRSDRAM控制器設計方案。在Modelaim上通過了軟件功能仿真,并在FPGA芯片上完成了硬件驗證。結果表明,該控制器能夠較好地完成DD
            • 關鍵字: 控制器  設計  SDRAM  DDR  FPGA  基于  

            基于FPGA的面陣CCD成像系統(tǒng)設計

            • 采用SONY行間轉移型面陣CCD ICX415AL作為圖像傳感器,設計了一款新型CCD成像系統(tǒng)。以Altera公司的FPGA芯片EP1C12F256作為時序發(fā)生器產(chǎn)生CCD驅動信號。采用相關雙采樣技術濾除了視頻信號中的相關噪聲,提高信噪比。在QuartusⅡ9.1開發(fā)環(huán)境下采用VHDL編程,并利用Modelsim SE 6.5仿真軟件進行訪真測試。實驗結果表明,所設計的時序滿足ICX415AL的時序要求,在29.5 MHz的時鐘驅動下,每秒輸出50幀圖片,能滿足高速跟蹤要求。
            • 關鍵字: FPGA  CCD  面陣  成像    

            基于FPGA與有限狀態(tài)機的高精度測角系統(tǒng)的設計與實

            • 激光跟蹤測量系統(tǒng)(Laser Tracker System)是工業(yè)測量系統(tǒng)中常用的一種高精度的測量儀器,是近十年發(fā)展起來的新型大尺寸空間測量儀器,不僅對靜止目標可以測量,而且對運動目標也可以進行跟蹤測量。它集合了激光測距技
            • 關鍵字: FPGA  有限狀態(tài)機  高精度  測角系統(tǒng)    

            基于FPGA的室內智能吸塵平臺設計

            • 智能環(huán)境清潔器由于可代替人進行環(huán)境清潔工作,已日漸成為人們研究的焦點。雖然它們實現(xiàn)了智能,但大多結構復雜、集成度高,不利于開發(fā)者拓展其功能。在研究并總結市場上相對成熟產(chǎn)品的基礎上,本文基于可編程性強的
            • 關鍵字: FPGA  平臺設計    

            基于FPGA和ARM9的片上網(wǎng)絡系統(tǒng)硬件平臺

            • IC制造技術的發(fā)展推動著芯片向更高集成度方向前進,從而能夠將整個系統(tǒng)設計到單個芯片中構成片上系統(tǒng)SoC(System on Chip)。SoC采用全局同步型共享總線通信結構。這類系統(tǒng)由于掛在總線上的設備在通信時對總線的獨占性
            • 關鍵字: FPGA  ARM9  片上網(wǎng)絡  系統(tǒng)    

            基于MPC8313E和FPGA的雙口RAM驅動開發(fā)

            • 摘要 以MPC8313E芯片為平臺,介紹了一個基于嵌入式Linux探作系統(tǒng)的雙口RAM設備驅動。通過該設備驅動搭建Linux服務器,利用緩存技術實時讀取FPGA雙口RAM數(shù)據(jù),最終實現(xiàn)將海量圖像數(shù)據(jù)高速上傳至PC端。
              關鍵詞 嵌入式
            • 關鍵字: 8313E  8313  FPGA  MPC    

            Altera宣布開始提供Cyclone V SoC開發(fā)套件

            • Altera公司(NASDAQ: ALTR)日前宣布,開始提供Cyclone? V SoC開發(fā)套件,這一開發(fā)平臺加速了硬件和軟件開發(fā)人員的嵌入式系統(tǒng)設計開發(fā)。這一套件是與ARM合作開發(fā)的,安裝了最近發(fā)布的ARM? Development Studio 5 (DS-5?) Altera?版工具包軟件,這是業(yè)界唯一的FPGA自適應調試軟件,支持設計人員同時查看器件的處理器和FPGA部分。
            • 關鍵字: Altera  ARM  FPGA  嵌入式  

            基于FPGA的自定義總線MCMB的設計與實現(xiàn)

            • 針對現(xiàn)在對機載數(shù)據(jù)采集系統(tǒng)中總線技術的要求,采用Altera公司的CycloneIII系列FPGA EP3C40F484,在數(shù)據(jù)采集系統(tǒng)中實現(xiàn)了自定義數(shù)據(jù)采集總線MCMB的設計。通過Modelsim進行功能仿真,并利用QuartusⅡ自帶的仿真軟件SignaltapⅡ在FPGA上調試驗證總線IP核設計的正確性。
            • 關鍵字: FPGA  MCMB  自定義  總線    

            基于SoPC和NIOS II的SD卡文件系統(tǒng)的設計

            • 傳統(tǒng)嵌入式設備對SD卡的讀取一般基于硬件層面,這么做省資源但是換來的是時序麻煩,移植困難,讀取文件不靈活。針時資源較為豐富的嵌入式方案,利用SoPC技術和靈活的NIOSⅡ軟核,提出了一種在SD卡上建立了FAT32文件系統(tǒng)的方法,實現(xiàn)了對文件的基本操作如新建、讀取、刪除等,并在SD卡根目錄里放置測試文檔。對NIOSⅡ的代碼實現(xiàn)進行測試,結果表明NIOSⅡ順利地讀出了文檔里的內容,以及根目錄其他文件夾。測試實驗在Terasic的DE2系列開發(fā)板上通過驗證。該方案方便了開發(fā)者對不同嵌入式設備進行移植,使其更加專
            • 關鍵字: SoPC  NIOS  SD卡文件系統(tǒng)    

            基于FPGA的視頻采集顯示系統(tǒng)

            • 摘要 設計實現(xiàn)一種基于FPGA的視頻采集顯示系統(tǒng),包括視頻圖像的采集、處理與顯示3個部分。視頻圖像部分采用CCD攝像頭OV7670作為視頻數(shù)據(jù)的采集,利用在FPGA中構建FIFO并配合SDRAM高速讀寫實現(xiàn)視頻圖像數(shù)據(jù)的高速緩存
            • 關鍵字: FPGA  視頻采集  顯示系統(tǒng)    

            基于DSP+FPGA的多相變頻控制器設計

            • 在電機驅動系統(tǒng)應用中,多相電機驅動系統(tǒng)可以應用在供電電壓受限制的場合,其作用是:(1)解決低壓大功率的問題;(2)減小振動和噪音。由于電機相數(shù)增加,輸出轉矩脈動減小、脈動頻率增加,使驅動系統(tǒng)低速特性得到很大的
            • 關鍵字: FPGA  DSP  多相  變頻控制器    

            基于Nios II的步進電機接口設計

            • NiosII軟核處理器是Altera公司開發(fā),基于FPGA操作平臺使用的一款高速處理器,為了適應高速運動圖像采集,提出了一種基于NiosII軟核處理的步進電機接口設計,使用verilog HDL語言完成該接口設計,最后通過OuartusII軟
            • 關鍵字: Nios  步進電機  接口設計    

            基于FPGA的UART 16倍頻采樣的VHDL設計

            • 概述隨著電子設計自動化(EDA)技術的發(fā)展,可編程邏輯器件FPGA/CPLD已經(jīng)在許多方面得到了廣泛應用,而UART(通用異步收發(fā)器) 是在數(shù)字通信和控制系統(tǒng)中廣泛使用的串行數(shù)據(jù)傳輸協(xié)議。因此越來越多用戶根據(jù)自己的需要,以
            • 關鍵字: FPGA  UART  VHDL  倍頻    

            一種散列表的FPGA設計與實現(xiàn)

            • 文章在簡要介紹散列表工作原理的基礎上,提出了一種分離鏈接散列表的FPGA實現(xiàn)方案,并對方案涉及的各功能模塊實現(xiàn)進行了詳細闡述。
            • 關鍵字: FPGA    
            共6498條 188/434 |‹ « 186 187 188 189 190 191 192 193 194 195 » ›|

            fpga-nios介紹

            您好,目前還沒有人創(chuàng)建詞條fpga-nios!
            歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473