在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
            EEPW首頁(yè) >> 主題列表 >> fpga+dsp

            基于DSP的車(chē)輛碰撞聲檢測(cè)裝置設(shè)計(jì)與實(shí)現(xiàn)

            • 利用TMS3205509芯片做信號(hào)處理以及TLV320AIC23B做采集芯片的車(chē)輛碰撞報(bào)警裝置,體積小、成本低。此裝置使用分幀的方式對(duì)聲信號(hào)進(jìn)行模式識(shí)別計(jì)算,以實(shí)現(xiàn)車(chē)輛碰撞的及時(shí)報(bào)警。實(shí)驗(yàn)結(jié)果表明,此系統(tǒng)可靠性高、延時(shí)較短、可及時(shí)發(fā)出報(bào)警信號(hào)。
            • 關(guān)鍵字: DSP  車(chē)輛碰撞報(bào)警裝置  

            視頻監(jiān)控系統(tǒng) ARM與DSP的HPI接口設(shè)計(jì)

            •   隨著網(wǎng)絡(luò)技術(shù)、圖像處理技術(shù)及嵌入式技術(shù)日趨成熟,視頻監(jiān)控技術(shù)得到廣泛的應(yīng)用。銀行、工廠、政府、學(xué)校等部門(mén),都設(shè)置有監(jiān)控系統(tǒng)。尤其是在國(guó)際上一系列恐怖事件后,人們更感到監(jiān)控系統(tǒng)的重要。而且要求視頻監(jiān)控設(shè)備有高清晰的視頻效果的同時(shí),還能對(duì)現(xiàn)場(chǎng)進(jìn)行實(shí)時(shí)控制。所以,此類設(shè)備不但要有更高的數(shù)據(jù)處理能力和處理精度,還要有強(qiáng)大的系統(tǒng)控制、管理能力以
            • 關(guān)鍵字: DSP  ARM  視頻監(jiān)控  

            FPGA與多核CPU如何改變嵌入式設(shè)計(jì)

            • 隨著嵌入式器件在過(guò)去數(shù)十年來(lái)的爆炸性成長(zhǎng),使得硬件組件及軟件工具都有顯著的改善。雖然有著這種成長(zhǎng)與創(chuàng)新,但傳統(tǒng)嵌入式系統(tǒng)的設(shè)計(jì)方法卻少有進(jìn)步,并逐漸變成一種障礙。有鑒于新標(biāo)準(zhǔn)與協(xié)議的快速發(fā)展,以及對(duì)產(chǎn)品上市壓力的日益增加,嵌入式系統(tǒng)設(shè)計(jì)也即將發(fā)生顛覆性的典范改變。隨著硬件技術(shù)及軟件工具的進(jìn)步在加速成長(zhǎng),由整合所帶來(lái)的挑戰(zhàn)也
            • 關(guān)鍵字: 多核CPU  嵌入式設(shè)計(jì)  FPGA  

            視頻監(jiān)控中ARM與DSP的HPI接口設(shè)計(jì)

            •   隨著網(wǎng)絡(luò)技術(shù)、圖像處理技術(shù)及嵌入式技術(shù)日趨成熟,視頻監(jiān)控技術(shù)得到廣泛的應(yīng)用。銀行、工廠、政府、學(xué)校等部門(mén),都設(shè)置有監(jiān)控系統(tǒng)。尤其是在國(guó)際上一系列恐怖事件后,人們更感到監(jiān)控系統(tǒng)的重要。而且要求視頻監(jiān)控設(shè)備有高清晰的視頻效果的同時(shí),還能對(duì)現(xiàn)場(chǎng)進(jìn)行實(shí)時(shí)控制。所以,此類設(shè)備不但要有更高的數(shù)據(jù)處理能力和處理精度,還要有強(qiáng)大的系統(tǒng)控制、管理能力以
            • 關(guān)鍵字: DSP  ARM  HPI  視頻監(jiān)控  

            高速PCI信號(hào)采集卡設(shè)計(jì)與實(shí)現(xiàn)綜合實(shí)例之: 產(chǎn)品定型和設(shè)計(jì)文檔備案

            • 產(chǎn)品的定型包括系統(tǒng)的基本組成、基本配置及互聯(lián)方法,運(yùn)行環(huán)境,硬件整體系統(tǒng)及各分系統(tǒng)的基本功能和主要性能指標(biāo),功能模塊的劃分,關(guān)鍵技術(shù)的使用,采購(gòu)的硬件器件名稱型號(hào)、生產(chǎn)單位、主要技術(shù)指標(biāo),主要儀器設(shè)備,電源、工藝結(jié)構(gòu)設(shè)計(jì)等。
            • 關(guān)鍵字: 高速PCI信號(hào)采集卡  單板硬件  FPGA  單板軟件  

            高速PCI信號(hào)采集卡設(shè)計(jì)與實(shí)現(xiàn)綜合實(shí)例之:產(chǎn)品穩(wěn)定性和可靠性測(cè)試

            • 完成一個(gè)產(chǎn)品的設(shè)計(jì)后和初步調(diào)試后,就可以對(duì)產(chǎn)品進(jìn)行完整的測(cè)試流程。一般來(lái)說(shuō),對(duì)產(chǎn)品需要進(jìn)行下面一些測(cè)試,通過(guò)測(cè)試后才能對(duì)產(chǎn)品的穩(wěn)定性和可靠性得出一個(gè)結(jié)論。
            • 關(guān)鍵字: 高速PCI信號(hào)采集卡  容錯(cuò)測(cè)試  容限測(cè)試  FPGA  

            高速PCI信號(hào)采集卡設(shè)計(jì)與實(shí)現(xiàn)綜合實(shí)例之:樣機(jī)的調(diào)試方法和技巧

            • 不管是復(fù)雜的電子系統(tǒng)還是簡(jiǎn)單的電路,樣機(jī)的調(diào)試都是有一些基本步驟的。對(duì)于本案例的信號(hào)采集設(shè)備同樣如此。最先進(jìn)行的就是電源系統(tǒng)的調(diào)試,包括是否有短路、斷路,是否有虛焊,各電壓系統(tǒng)是否正常,電源模塊輸出電流是否足夠驅(qū)動(dòng)負(fù)載等。只有電源系統(tǒng)正常工作,才能談得上實(shí)現(xiàn)系統(tǒng)功能。
            • 關(guān)鍵字: 高速PCI信號(hào)采集卡  QuartusII  跑馬燈  FPGA  PCI9054  

            高速PCI信號(hào)采集卡設(shè)計(jì)與實(shí)現(xiàn)綜合實(shí)例之:硬件系統(tǒng)實(shí)現(xiàn)

            • FPGA作可編程器件,可以根據(jù)用戶的需要進(jìn)行現(xiàn)場(chǎng)可編程。為此,本系統(tǒng)實(shí)現(xiàn)了兩種編程配置方式。一種是直接對(duì)FPGA進(jìn)行編程,使用JTAG模式,在QuartusII 工具中輸出SOF文件(SRAM Object File)。其好處是編程速度快,并且由于是對(duì)FPGA的SRAM結(jié)構(gòu)進(jìn)行編程,編程次數(shù)要多得多,但是掉電后,SRAM保存的編程信息
            • 關(guān)鍵字: 高速PCI信號(hào)采集卡  PCI9054  PCI總線  LDO可調(diào)模塊  FPGA  

            高速PCI信號(hào)采集卡設(shè)計(jì)與實(shí)現(xiàn)綜合實(shí)例之: FPGA內(nèi)部結(jié)構(gòu)設(shè)計(jì)

            高速PCI信號(hào)采集卡設(shè)計(jì)與實(shí)現(xiàn)綜合實(shí)例之:主機(jī)應(yīng)用程序和驅(qū)動(dòng)程序的接口設(shè)計(jì)

            • 通過(guò)調(diào)用PCI設(shè)備驅(qū)動(dòng)程序的例程,我們可以實(shí)現(xiàn)操作系統(tǒng)對(duì)PCI設(shè)備的控制。但是直接調(diào)用例程進(jìn)行編程往往顯得不夠直接,也不具有足夠的針對(duì)性。因此在高級(jí)語(yǔ)言里面對(duì)PCI設(shè)備或者信號(hào)采集設(shè)備的控制,往往是調(diào)用已經(jīng)封裝過(guò)的例程。
            • 關(guān)鍵字: 高速PCI信號(hào)采集卡  驅(qū)動(dòng)程序  主機(jī)應(yīng)用程序  接口設(shè)計(jì)  FPGA  

            一種使用USB對(duì)ADSP_TS101S進(jìn)行鏈路口加載的方案

            • 在DSP系統(tǒng)上運(yùn)行的程序,系統(tǒng)上電復(fù)位后需要加載程序到DSP的程序存儲(chǔ)器內(nèi)。這是使用外部加載模式時(shí)的系統(tǒng)開(kāi)發(fā)不可缺少的環(huán)節(jié)。針對(duì)實(shí)際需求,提出了一種使用USB對(duì)ADSP_TS101S進(jìn)行鏈路口加載的方案,并介紹了設(shè)計(jì)思想和實(shí)現(xiàn)過(guò)程。實(shí)際應(yīng)用的試驗(yàn)證明,提出的加載方案有效且簡(jiǎn)單易行。
            • 關(guān)鍵字: FIFO  程序固化  FPGA  

            高速PCI信號(hào)采集卡設(shè)計(jì)與實(shí)現(xiàn)綜合實(shí)例之:PCI卡的驅(qū)動(dòng)程序設(shè)計(jì)

            • 設(shè)計(jì)完成的信號(hào)采集設(shè)備在插入計(jì)算機(jī)后,在對(duì)其進(jìn)行控制之前,需要編寫(xiě)基于操作系統(tǒng)平臺(tái)上的驅(qū)動(dòng)程序。設(shè)備驅(qū)動(dòng)程序是一個(gè)包含了許多操作系統(tǒng)可調(diào)用例程的容器,這些例程可以使硬件設(shè)備執(zhí)行相應(yīng)的動(dòng)作,它是硬件與上層軟件之間溝通的橋梁。
            • 關(guān)鍵字: 高速PCI信號(hào)采集卡  驅(qū)動(dòng)程序  WDM驅(qū)動(dòng)程序  過(guò)濾驅(qū)動(dòng)程序  FPGA  

            高速PCI信號(hào)采集卡設(shè)計(jì)與實(shí)現(xiàn)綜合實(shí)例之:系統(tǒng)工作原理分析

            • 如前所述,一個(gè)完整的信號(hào)采集系統(tǒng),除了具備信號(hào)輸入單元、信號(hào)處理單元和信號(hào)輸出單元外,還需要緩沖區(qū)、時(shí)鐘以及電源等相關(guān)系統(tǒng)。如圖13.2所示是本案例信號(hào)采集系統(tǒng)的結(jié)構(gòu)框圖。
            • 關(guān)鍵字: 高速PCI信號(hào)采集卡  數(shù)據(jù)總線  控制總線  地址總線  FPGA  

            利用FPGA實(shí)現(xiàn)外設(shè)通信接口之:利用FPGA實(shí)現(xiàn)RS-232C串行接口

            • RS-232C標(biāo)準(zhǔn)最初是為遠(yuǎn)程通信連接數(shù)據(jù)終端設(shè)備DTE(Data Terminal Equipment)與數(shù)據(jù)通信設(shè)備DCE(Data Communication Equipment)而制定的。因此這個(gè)標(biāo)準(zhǔn)的制定,并未考慮計(jì)算機(jī)系統(tǒng)的應(yīng)用要求。
            • 關(guān)鍵字: RS-232C串行接口  UART  FPGA  

            數(shù)字圖像倍焦系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)綜合實(shí)例之:FPGA在其他視頻和圖像處理系統(tǒng)中的應(yīng)用

            共9877條 98/659 |‹ « 96 97 98 99 100 101 102 103 104 105 » ›|

            fpga+dsp介紹

            您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
            歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

            熱門(mén)主題

            樹(shù)莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473