EEPW首頁(yè) >>
主題列表 >>
fpga+dsp
fpga+dsp 文章 進(jìn)入fpga+dsp技術(shù)社區(qū)
具有劃時(shí)代意義的芯片匯總,賽靈思FPGA和東芝NAND閃存在列
- 對(duì)大多數(shù)人來(lái)說(shuō),微芯片是一些長(zhǎng)著小小的金屬針,標(biāo)著看似隨機(jī)的字母或數(shù)字的字符串的黑盒子。但是對(duì)那些懂的人來(lái)說(shuō),有些芯片就像名人一樣站在紅毯上。有許多這樣的集成電路直接或間接地為改變世界的產(chǎn)品賦能,從而得到榮耀,也有一些芯片對(duì)整個(gè)計(jì)算環(huán)境造成了長(zhǎng)期的影響。也有一些,它們的雄心壯志失敗后成為警世的故事?! 榱思o(jì)念這些偉大的芯片,并講述它們背后的人和故事,IEEE Spectrum 制作了這個(gè)“芯片名人堂”(Chip Hall of Fame)。登堂的是7
- 關(guān)鍵字: FPGA NAND
基于Verilog語(yǔ)言的等精度頻率計(jì)設(shè)計(jì)
- 引言 傳統(tǒng)測(cè)量頻率的方法主要有直接測(cè)量法、分頻測(cè)量法、測(cè)周法等,這些方法往往只適用于測(cè)量一段頻率,當(dāng)被測(cè)信號(hào)的頻率發(fā)生變化時(shí),測(cè)量的精度就會(huì)下降。本文提出一種基于等精度原理的測(cè)量頻率的方法,在整個(gè)頻率測(cè)量過(guò)程中都能達(dá)到相同的測(cè)量精度,而與被測(cè)信號(hào)的頻率變化無(wú)關(guān)。本文利用FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)的高速數(shù)據(jù)處理能力,實(shí)現(xiàn)對(duì)被測(cè)信號(hào)的測(cè)量計(jì)數(shù);利用單片機(jī)的運(yùn)算和控制能力,實(shí)現(xiàn)對(duì)頻率、周期、脈沖寬度的計(jì)算及顯示?! 〉染葴y(cè)量原理等精度測(cè)量的一個(gè)最大特點(diǎn)是測(cè)量的實(shí)際門(mén)控時(shí)間不是一個(gè)固定值,而
- 關(guān)鍵字: Verilog FPGA
基于FPGA自適應(yīng)數(shù)字頻率計(jì)的設(shè)計(jì)
- 在電子工程,資源勘探,儀器儀表等相關(guān)應(yīng)用中,頻率計(jì)是工程技術(shù)人員必不可少的測(cè)量工具。頻率測(cè)量也是電子測(cè)量技術(shù)中最基本最常見(jiàn)的測(cè)量之一。不少物理量的測(cè)量,如轉(zhuǎn)速、振動(dòng)頻率等的測(cè)量都涉及到或可以轉(zhuǎn)化為頻率的測(cè)量。目前,市場(chǎng)上有各種多功能、高精度、高頻率的數(shù)字頻率計(jì),但價(jià)格不菲。為適應(yīng)實(shí)際工作的需要,本文在簡(jiǎn)述頻率測(cè)量的基本原理和方法的基礎(chǔ)上,提供一種基于FPGA的數(shù)字頻率計(jì)的設(shè)計(jì)和實(shí)現(xiàn)過(guò)程,本方案不但切實(shí)可行,而且具有成本低廉、小巧輕便、便于攜帶等特點(diǎn)。 1 數(shù)字頻率測(cè)量原理和方法及本系統(tǒng)硬件
- 關(guān)鍵字: FPGA 數(shù)字頻率計(jì)
基于Verilog FPGA 流水燈設(shè)計(jì)
- 1 功能概述 流水廣告燈主要應(yīng)用于LED燈光控制。通過(guò)程序控制LED的亮和滅, 多個(gè)LED燈組成一個(gè)陣列,依次逐個(gè)點(diǎn)亮的時(shí)候像流水一樣,所以叫流水燈。由于其形成美觀大方的視覺(jué)效果,因此廣泛應(yīng)用于店鋪招牌、廣告、大型建筑夜間裝飾、景觀裝飾等?! ≡贔PGA電路設(shè)計(jì)中,盡管流水燈的設(shè)計(jì)屬于比較簡(jiǎn)單的入門(mén)級(jí)應(yīng)用,但是其運(yùn)用到的方法,是FPGA設(shè)計(jì)中最核心和最常用部分之一,是FPGA設(shè)計(jì)必須牢固掌握的基礎(chǔ)知識(shí)。從這一步開(kāi)始,形成良好的設(shè)計(jì)習(xí)慣,寫(xiě)出整潔簡(jiǎn)潔的代碼,對(duì)于FPGA設(shè)計(jì)師來(lái)說(shuō)至
- 關(guān)鍵字: Verilog FPGA
物聯(lián)網(wǎng)市場(chǎng)的春天還沒(méi)來(lái)?
- 物聯(lián)網(wǎng)市場(chǎng)成長(zhǎng)并不如預(yù)期樂(lè)觀。
- 關(guān)鍵字: 物聯(lián)網(wǎng) DSP
高云半導(dǎo)體小蜜蜂家族GW1N系列新增兩款非易失性FPGA芯片成員
- 廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱(chēng)“高云半導(dǎo)體”)今日宣布:高云半導(dǎo)體小蜜蜂家族GW1N系列新增GW1N-9和GW1N-6兩款非易失性FPGA芯片成員,并開(kāi)始向客戶(hù)提供工程樣片及開(kāi)發(fā)板。 作為小蜜蜂家族GW1N系列成員,GW1N-9和GW1N-6繼承了GW1N系列的低功耗、高性能、多用戶(hù)I/O、用戶(hù)邏輯資源豐富,支持高速LVDS接口,支持可隨機(jī)訪問(wèn)的用戶(hù)閃存模塊等特點(diǎn);并在此基礎(chǔ)上,結(jié)合新的市場(chǎng)趨勢(shì),創(chuàng)造性地集成了新的功能,使之成為全球首款集成了支持MIPI I3C和MIPI&nbs
- 關(guān)鍵字: 高云 FPGA
基于EDA技術(shù)的FPGA設(shè)計(jì)探究
- 集成電路技術(shù)和計(jì)算機(jī)技術(shù)的蓬勃發(fā)展。讓電子產(chǎn)品設(shè)計(jì)有了更好的應(yīng)用市場(chǎng)。實(shí)現(xiàn)方法也有了更多的選擇。傳統(tǒng)電子產(chǎn)品設(shè)計(jì)方案是一種基于電路板的設(shè)計(jì)方法。該方法需要選用大量的固定功能器件.然后通過(guò)這些器件的配合設(shè)計(jì)從而模擬電子產(chǎn)品的功能,其工作集中在器件的選用及電路板的設(shè)計(jì)上?! ‰S著計(jì)算機(jī)性?xún)r(jià)比的提高及可編程邏輯器件的出現(xiàn)。對(duì)傳統(tǒng)的數(shù)字電子系統(tǒng)設(shè)計(jì)方法進(jìn)行了解放性的革命?,F(xiàn)代電子系統(tǒng)設(shè)計(jì)方法是設(shè)計(jì)師自己設(shè)計(jì)芯片來(lái)實(shí)現(xiàn)電子系統(tǒng)的功能.將傳統(tǒng)的固件選用及電路板設(shè)計(jì)工作放在芯片設(shè)計(jì)中進(jìn)行。進(jìn)人新世紀(jì)電子產(chǎn)品設(shè)計(jì)系統(tǒng)
- 關(guān)鍵字: EDA FPGA
Cadence推出針對(duì)最新移動(dòng)和家庭娛樂(lè)應(yīng)用的Tensilica HiFi 3z DSP架構(gòu)
- 楷登電子(美國(guó) Cadence 公司)今天宣布推出針對(duì)最新移動(dòng)和家庭娛樂(lè)應(yīng)用中系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)的Cadence? Tensilica? HiFi 3z DSP IP內(nèi)核 。其應(yīng)用包括智能手機(jī)、增強(qiáng)現(xiàn)實(shí)(AR)/ 3D眼鏡、數(shù)字電視和機(jī)頂盒(STB)等。比較在業(yè)界音頻DSP內(nèi)核發(fā)貨量站主導(dǎo)地位的前一代產(chǎn)品HiFi 3 DSP ,新的HiFi 3z架構(gòu)將可提供超過(guò)1.3
- 關(guān)鍵字: Cadence DSP
基于FPGA的PCB測(cè)試機(jī)硬件電路設(shè)計(jì)
- PCB 光板測(cè)試機(jī)基本的測(cè)試原理是歐姆定律,其測(cè)試方法是將待測(cè)試點(diǎn)間加一定的測(cè)試電壓,用譯碼電路選中PCB 板上待測(cè)試的兩點(diǎn),獲得兩點(diǎn)間電阻值對(duì)應(yīng)的電壓信號(hào),通過(guò)電壓比較電路,測(cè)試出兩點(diǎn)間的電阻或通斷情況。 重復(fù)以上步驟多次,即可實(shí)現(xiàn)對(duì)整個(gè)電路板的測(cè)試?! ∮捎诒粶y(cè)試的點(diǎn)數(shù)比較多, 一般測(cè)試機(jī)都在2048點(diǎn)以上,測(cè)試控制電路比較復(fù)雜,測(cè)試點(diǎn)的查找方法以及切換方法直接影響測(cè)試機(jī)的測(cè)試速度,本文研究了基于FPGA的硬件控制系統(tǒng)設(shè)計(jì)。 硬件控制系統(tǒng) 測(cè)試過(guò)程是在上
- 關(guān)鍵字: FPGA PCB
基于DSP的自適應(yīng)濾波器的設(shè)計(jì)方案
- 根據(jù)自適應(yīng)濾波的原理,主要論述和分析了易于實(shí)現(xiàn)的最小均方差算法,通過(guò)比較IIR結(jié)構(gòu)和FIR結(jié)構(gòu)濾波器的優(yōu)缺點(diǎn),采用橫向FIR結(jié)構(gòu)的自適應(yīng)濾波器來(lái)實(shí)現(xiàn)。為了滿(mǎn)足自適應(yīng)濾波的實(shí)時(shí)性要求,采用TMS320F28234芯片的系統(tǒng)設(shè)計(jì),并設(shè)計(jì)了其硬件最小系統(tǒng)和軟件系統(tǒng),最后用TMS320F28234實(shí)現(xiàn)自適應(yīng)濾波器。仿真結(jié)果表明,本方案的自適應(yīng)濾波器濾波效果優(yōu)越,具有較強(qiáng)的實(shí)用性?! ∫浴 V波是信號(hào)處理領(lǐng)域的一種最基本而又極其重要的技術(shù)。利用濾波技術(shù)可以從復(fù)雜的信號(hào)中提取所需要的信號(hào),同時(shí)抑制噪聲或干擾信號(hào)
- 關(guān)鍵字: DSP 自適應(yīng)濾波器
FPGA設(shè)計(jì)需注意的方方面面
- 不管你是一名邏輯設(shè)計(jì)師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復(fù)雜系統(tǒng)中使用了FPGA,你就很可能需要努力解決好器件配置、電源管理、IP集成、信號(hào)完整性和其他的一些關(guān)鍵設(shè)計(jì)問(wèn)題。不過(guò),你不必獨(dú)自面對(duì)這些挑戰(zhàn),因?yàn)樵诋?dāng)前業(yè)內(nèi)領(lǐng)先的FPGA公司里工作的應(yīng)用工程師每天都會(huì)面對(duì)這些問(wèn)題,而且他們已經(jīng)提出了一些將令你的設(shè)計(jì)工作變得更輕松的設(shè)計(jì)指導(dǎo)原則和解決方案。 I/O信號(hào)分配 可提供最多的多功能引腳、I/O標(biāo)準(zhǔn)、端接方案和差分對(duì)的FPGA在信號(hào)分配方面也具有最復(fù)雜的設(shè)
- 關(guān)鍵字: FPGA PCB
“一刀切”時(shí)代結(jié)束 芯片設(shè)計(jì)有“芯”思路
- 半導(dǎo)體制程工藝這一話題,可以說(shuō)是久說(shuō)不膩,世界領(lǐng)先的半導(dǎo)體廠商在這方面的爭(zhēng)奪也是前赴后繼,這種你爭(zhēng)我?jiàn)Z,你來(lái)創(chuàng)新我來(lái)顛覆的局面對(duì)于CPU, FPGA和ASIC芯片來(lái)說(shuō),就猶如“紅?!币话?,是這些芯片歷久彌新,狂奔向前的主要驅(qū)動(dòng)力。下面就隨嵌入式小編一起來(lái)了解一下相關(guān)內(nèi)容吧?! ∪欢朗聼o(wú)絕對(duì),現(xiàn)在很多應(yīng)用的發(fā)展程度和性能與工藝制程的關(guān)聯(lián)度越來(lái)越低,已經(jīng)很難稱(chēng)之為主要驅(qū)動(dòng)力了。 應(yīng)用對(duì)于芯片制程的需求化程度見(jiàn)證了硬件的發(fā)展歷程,背后折射出的是硬件從通用硬件采用定制化軟件,到以較少的硬件能耗加
- 關(guān)鍵字: 芯片 FPGA
FPGA設(shè)計(jì)需注意的方方面面
- 不管你是一名邏輯設(shè)計(jì)師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復(fù)雜系統(tǒng)中使用了FPGA,你就很可能需要努力解決好器件配置、電源管理、IP集成、信號(hào)完整性和其他的一些關(guān)鍵設(shè)計(jì)問(wèn)題。不過(guò),你不必獨(dú)自面對(duì)這些挑戰(zhàn),因?yàn)樵诋?dāng)前業(yè)內(nèi)領(lǐng)先的FPGA公司里工作的應(yīng)用工程師每天都會(huì)面對(duì)這些問(wèn)題,而且他們已經(jīng)提出了一些將令你的設(shè)計(jì)工作變得更輕松的設(shè)計(jì)指導(dǎo)原則和解決方案?! /O信號(hào)分配 可提供最多的多功能引腳、I/O標(biāo)準(zhǔn)、端接方案和差分對(duì)的FPGA在信號(hào)分配方面也具有最復(fù)雜的設(shè)
- 關(guān)鍵字: FPGA 差分信號(hào)
fpga+dsp介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473