在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<s id="cmphk"><label id="cmphk"></label></s>
    <span id="cmphk"><var id="cmphk"></var></span>
    <dfn id="cmphk"><var id="cmphk"></var></dfn>
    <menu id="cmphk"><thead id="cmphk"></thead></menu>

    <address id="cmphk"></address>

      <dfn id="cmphk"></dfn>
      
      
      <span id="cmphk"></span>

      <object id="cmphk"><tt id="cmphk"></tt></object>
      1. 首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
        EEPW首頁(yè) >> 主題列表 >> fpga+dsp

        一種IP電話的DSP實(shí)現(xiàn)

        • 摘要: 本文針對(duì)目前IP電話和網(wǎng)絡(luò)的發(fā)展情況,提出以DSP技術(shù)為核心軟硬件結(jié)合的IP電話方案并介紹了語(yǔ)音編碼的基本原理;根據(jù)IP電話的特點(diǎn),確定以G .728編碼標(biāo)準(zhǔn)作為IP電話的編碼算法。關(guān)鍵詞: IP電話;DSP;語(yǔ)音編碼 引言傳統(tǒng)的電話網(wǎng)是以電路交換的方式傳輸語(yǔ)音信號(hào)的,它需要的基本帶寬為64kbit/s。據(jù)統(tǒng)計(jì),在正常通話情況下,大約只有40%的時(shí)間為有聲期,其余時(shí)間電路均為空占,網(wǎng)絡(luò)帶寬利用率不高。隨著計(jì)算機(jī)技術(shù)的不斷發(fā)展,尤其是國(guó)際互聯(lián)網(wǎng)(Internet)的不斷完善,基
        • 關(guān)鍵字: DSP  IP電話  

        Altera中國(guó)大學(xué)生電子設(shè)計(jì)文章競(jìng)賽2007

        • Altera? 公司一直致力于通過(guò)大學(xué)合作項(xiàng)目的實(shí)施來(lái)幫助中國(guó)培養(yǎng)優(yōu)秀電子設(shè)計(jì)人才,并推動(dòng)可編程技術(shù)產(chǎn)品和應(yīng)用的研究。Altera中國(guó)大學(xué)計(jì)劃更是公司的一項(xiàng)長(zhǎng)期戰(zhàn)略計(jì)劃。Altera大學(xué)計(jì)劃為全球范圍內(nèi)的大專(zhuān)院校提供先進(jìn)、容易學(xué)習(xí)并容易使用的開(kāi)發(fā)軟件、可編程邏輯器件、開(kāi)發(fā)工具以及完整的設(shè)計(jì)套件。我們希望提高學(xué)生們?cè)陔娮釉O(shè)計(jì)領(lǐng)域方面的知識(shí)和能力,幫助他們畢業(yè)后在工作崗位上能夠發(fā)揮所長(zhǎng),實(shí)現(xiàn)Altera幫助中國(guó)提升電子設(shè)計(jì)水平的承諾。 首屆中國(guó)大學(xué)生電子設(shè)計(jì)文章競(jìng)賽在2006年成功舉辦,推動(dòng)了中國(guó)
        • 關(guān)鍵字: altera  FPGA  

        PCI Express——高速串行互聯(lián)接口標(biāo)準(zhǔn)

        • 摘要:?本文介紹了PCI Express以及用FPGA實(shí)現(xiàn)PCI Express接口的優(yōu)勢(shì)。關(guān)鍵詞:?PCI Express;FPGA PCI Express是從PCI發(fā)展而來(lái)的一種系統(tǒng)互聯(lián)接口標(biāo)準(zhǔn)。PCI和PCI-X都是基于32位以及64位的并行總線,而PCI Express則使用高速串行總線。PCI Express后向兼容于PCI,能夠靈活地提供大峰值帶寬。表1對(duì)比了三種PCI標(biāo)準(zhǔn)的特性。 表1 PCI標(biāo)準(zhǔn)對(duì)比一對(duì)同時(shí)工作的發(fā)送和接收通道被稱(chēng)為一個(gè)通路。發(fā)送和接收通道使用低
        • 關(guān)鍵字: 0703_A  Express  FPGA  PCI  消費(fèi)電子  雜志_技術(shù)長(zhǎng)廊  消費(fèi)電子  

        Altera Stratix II FPGA達(dá)到軍用溫度級(jí)標(biāo)準(zhǔn)

        •   Altera公司宣布,其90nm高性能Stratix®II FPGA器件系列所有封裝型號(hào)均達(dá)到軍用溫度級(jí)標(biāo)準(zhǔn)。   Altera的Stratix和Stratix®II器件能夠可靠地工作在商用、工業(yè)和軍用溫度級(jí)范圍內(nèi),符合嚴(yán)格的規(guī)范標(biāo)準(zhǔn)。公司將工業(yè)級(jí)Stratix®II器件的工作范圍擴(kuò)展到-55
        • 關(guān)鍵字: Altera  FPGA  Stratix  單片機(jī)  嵌入式系統(tǒng)  

        基于DSP的PCI總線數(shù)據(jù)采集系統(tǒng)的研究

        • 1 引言 隨著數(shù)字信號(hào)處理器性能的不斷提高及其成本與售價(jià)的大幅下降,數(shù)字信號(hào)處理應(yīng)用領(lǐng)域飛速擴(kuò)展,信號(hào)處理進(jìn)入了一個(gè)新的發(fā)展時(shí)期。同時(shí)隨著計(jì)算機(jī)技術(shù)以及互聯(lián)網(wǎng)絡(luò)技術(shù)的不斷發(fā)展,越來(lái)越多的數(shù)據(jù)需要經(jīng)過(guò)計(jì)算機(jī)來(lái)進(jìn)行處理、存儲(chǔ)、傳輸籌操作。計(jì)算機(jī)的應(yīng)用已經(jīng)遍及我們生活的每一個(gè)角落。由于計(jì)算機(jī)本身的特點(diǎn),通用計(jì)算機(jī)通常僅負(fù)責(zé)沒(méi)有實(shí)時(shí)性要求的工作,而不適于進(jìn)行實(shí)時(shí)性要求很高的數(shù)字信號(hào)處理。將計(jì)算機(jī)和DSP有機(jī)地結(jié)合起來(lái),充分利用各自的優(yōu)點(diǎn),它們將會(huì)相得益彰,滿足現(xiàn)實(shí)應(yīng)用中對(duì)數(shù)據(jù)實(shí)時(shí)處理能力、數(shù)據(jù)傳輸能力以及數(shù)據(jù)管
        • 關(guān)鍵字: DSP  PCI總線  單片機(jī)  嵌入式系統(tǒng)  數(shù)據(jù)采集  

        Seaway采用TI DSP控制器平臺(tái)的創(chuàng)新代步工具

        • Seaway采用TI C2000的DSP控制器平臺(tái),精巧的體積以及集成高性能外設(shè)的C2000成就了這種電力驅(qū)動(dòng)、具有自我平衡能力的革命性個(gè)人用運(yùn)輸載具成為可能。
        • 關(guān)鍵字: 創(chuàng)新  代步  工具  平臺(tái)  控制器  采用  TI  DSP  Seaway  

        基于DSP的變頻調(diào)速系統(tǒng)電磁干擾問(wèn)題研究

        • 1 電磁干擾(EMI)分析 1.1 電磁干擾的概念及途徑 電磁干擾產(chǎn)生于干擾源,他是一種來(lái)自外部和內(nèi)部的并有損于有用信號(hào)的電磁現(xiàn)象。干擾經(jīng)過(guò)敏感元件、傳輸線、電感器、電容器、空間場(chǎng)等形式的途徑并以某種形式作用,其干擾效應(yīng)、現(xiàn)象普遍存在,形式各異,稱(chēng)之為傳導(dǎo)干擾,他按帶不帶信息可以分為信息傳導(dǎo)干擾源和電磁噪聲傳導(dǎo)干擾源兩類(lèi)。信息傳導(dǎo)干擾源是指帶有的無(wú)用信息對(duì)模擬通道的干擾。電磁噪聲傳導(dǎo)干擾源是指不帶任何信息的電磁噪聲對(duì)變頻系統(tǒng)的干擾。 傳導(dǎo)電磁干擾傳輸通道可以分為電容傳導(dǎo)耦合(或稱(chēng)電場(chǎng)耦合)、電阻傳
        • 關(guān)鍵字: DSP  變頻調(diào)速  單片機(jī)  電磁干擾  工業(yè)控制  嵌入式系統(tǒng)  工業(yè)控制  

        G.729A語(yǔ)音編碼TMS320VC5416 DSP實(shí)時(shí)實(shí)現(xiàn)

        • 本文將介紹使用TI公司C5000系列實(shí)現(xiàn)ITU-T G.729A 8kb/s CS-ACELP語(yǔ)音壓縮編碼算法,并對(duì)TI公司的TMS320C54x系列DSPITU-T G.729A語(yǔ)音編碼算法做簡(jiǎn)單介紹,以及軟件編程、調(diào)試和實(shí)現(xiàn)結(jié)果。
        • 關(guān)鍵字: 實(shí)時(shí)  實(shí)現(xiàn)  DSP  TMS320VC5416  語(yǔ)音  編碼  G.729A  

        CF卡與雙核DSP的實(shí)現(xiàn)

        • 目前,許多工業(yè)檢測(cè)系統(tǒng)要求其前端設(shè)備能實(shí)時(shí)采集大量數(shù)據(jù),有些系統(tǒng)甚至還要求其前端設(shè)備能夠完成實(shí)時(shí)的數(shù)據(jù)處理。因此一般工業(yè)檢測(cè)系統(tǒng)將其前端嵌入式系統(tǒng)與一臺(tái)PC機(jī)相連或其前端設(shè)備就是一臺(tái)PC機(jī),再通過(guò)網(wǎng)絡(luò)將采集到的數(shù)據(jù)傳遞給主控制系統(tǒng)。這類(lèi)工業(yè)檢測(cè)系統(tǒng)體積較大且對(duì)外部的環(huán)境要求高。 本文實(shí)現(xiàn)了TMS320VC5421與CompactFlash存儲(chǔ)卡(以下簡(jiǎn)稱(chēng)CF卡)的接口。利用DSP的高速數(shù)字信號(hào)處理能力可完成數(shù)據(jù)的實(shí)時(shí)采集和處理;利用CF卡的容量大、非易失性和即插即用的特性可完成數(shù)據(jù)保存和傳輸。因此TM
        • 關(guān)鍵字: CF卡  DSP  單片機(jī)  嵌入式系統(tǒng)  雙核  

        基于DSP的變頻調(diào)速系統(tǒng)電磁干擾問(wèn)題研究

        • 1 電磁干擾(EMI)分析 1.1 電磁干擾的概念及途徑 電磁干擾產(chǎn)生于干擾源,他是一種來(lái)自外部和內(nèi)部的并有損于有用信號(hào)的電磁現(xiàn)象。干擾經(jīng)過(guò)敏感元件、傳輸線、電感器、電容器、空間場(chǎng)等形式的途徑并以某種形式作用,其干擾效應(yīng)、現(xiàn)象普遍存在,形式各異,稱(chēng)之為傳導(dǎo)干擾,他按帶不帶信息可以分為信息傳導(dǎo)干擾源和電磁噪聲傳導(dǎo)干擾源兩類(lèi)。信息傳導(dǎo)干擾源是指帶有的無(wú)用信息對(duì)模擬通道的干擾。電磁噪聲傳導(dǎo)干擾源是指不帶任何信息的電磁噪聲對(duì)變頻系統(tǒng)的干擾。 傳導(dǎo)電磁干擾傳輸通道可以分為電容傳導(dǎo)耦合(或稱(chēng)電場(chǎng)耦合)、電阻
        • 關(guān)鍵字: DSP  變頻調(diào)速  單片機(jī)  電磁干擾  嵌入式系統(tǒng)  

        基于FPGA的雷達(dá)脈沖壓縮系統(tǒng)設(shè)計(jì)

        • 脈沖壓縮技術(shù)是指對(duì)雷達(dá)發(fā)射的寬脈沖信號(hào)進(jìn)行調(diào)制(如線性調(diào)頻、非線性調(diào)頻、相位編碼),并在接收端對(duì)回波寬脈沖信號(hào)進(jìn)行脈沖壓縮處理后得到窄脈沖的實(shí)現(xiàn)過(guò)程。脈沖壓縮有效地解決了雷達(dá)作用距離與距離分辨率之間的矛盾,可以在保證雷達(dá)在一定作用距離下提高距離分辨率。 線性調(diào)頻信號(hào)的脈沖壓縮 脈沖壓縮的過(guò)程是通過(guò)對(duì)接收信號(hào)s(t)與匹配濾波器的脈沖響應(yīng)h(t)求卷積的方法實(shí)現(xiàn)的。而處理數(shù)字信號(hào)時(shí),脈壓過(guò)程是通過(guò)對(duì)回波序列s(n)與匹配濾波器的脈沖響應(yīng)序列h(n)求卷積來(lái)實(shí)現(xiàn)的。匹配濾波器的輸出為: &nbs
        • 關(guān)鍵字: FPGA  單片機(jī)  雷達(dá)  脈沖壓縮  嵌入式系統(tǒng)  

        DSP在三相無(wú)刷直流電機(jī)中的應(yīng)用

        • 1  概述 無(wú)刷直流電機(jī)是隨著電力電子器件及新型材料發(fā)展而迅速成熟起來(lái)的一種新型機(jī)電一體化電機(jī),它既具有交流電機(jī)的結(jié)構(gòu)簡(jiǎn)單,運(yùn)行可靠,維護(hù)方便等優(yōu)點(diǎn),又具備直流電機(jī)那樣良好的調(diào)速特性而無(wú)由于機(jī)械式換向器帶來(lái)的問(wèn)題,還具有運(yùn)行轉(zhuǎn)速穩(wěn)定、效率高、相對(duì)成本低等優(yōu)點(diǎn),因此被廣泛應(yīng)用于各種調(diào)速驅(qū)動(dòng)場(chǎng)合[1]。以往的無(wú)刷直流電機(jī)多由單片機(jī)附加許多種接口設(shè)備構(gòu)成.不僅復(fù)雜,而且速度也受到限制,難于實(shí)現(xiàn)從位置環(huán)到速度、電流環(huán)的全數(shù)字控制,也不方便擴(kuò)展。而應(yīng)用數(shù)字信號(hào)處理器(DSP)實(shí)現(xiàn)的電機(jī)伺服系統(tǒng)卻可以只
        • 關(guān)鍵字: DSP  單片機(jī)  嵌入式系統(tǒng)  三相無(wú)刷直流電機(jī)  

        設(shè)計(jì)靈活、高性能的嵌入式系統(tǒng)

        • 您的下一個(gè)嵌入式系統(tǒng)設(shè)計(jì)項(xiàng)目需要的是什么:是可以讓您輕松地定制設(shè)計(jì)的靈活的系統(tǒng)元件,還是額外的性能空間,以便您在設(shè)計(jì)周期中加入更多的功能?為什么要讓自己承受過(guò)度的開(kāi)發(fā)壓力,并且只能舍此取彼呢?軟處理和IP定制能夠?yàn)橥瑫r(shí)確保靈活性和高性能提供了最佳的解決方案,將定制設(shè)計(jì)的概念和協(xié)處理帶來(lái)的性能加速結(jié)合起來(lái)。 分立處理器只能提供固定的外設(shè)選擇,并且一些性能受到時(shí)鐘頻率的限制。在嵌入式 FPGA所提供的平臺(tái)上,您可以創(chuàng)建一個(gè)具有大量定制處理器核、靈活的外設(shè)、甚至協(xié)處理減負(fù)引擎的系統(tǒng)?,F(xiàn)在,您能設(shè)計(jì)出一個(gè)不折
        • 關(guān)鍵字: FPGA  單片機(jī)  嵌入式系統(tǒng)  

        Altera發(fā)布Quartus II設(shè)計(jì)軟件7.0支持Cyclone III FPGA

        •   Altera公司推出了Quartus® II軟件7.0,其訂購(gòu)版和免費(fèi)的網(wǎng)絡(luò)版均支持65nm Cyclone® III FPGA全系列產(chǎn)品。網(wǎng)絡(luò)版軟件對(duì)Cyclone III器件的支持表明,在所有FPGA供應(yīng)商免費(fèi)軟件包中,該軟件能夠支持密度最大的器件。與前一系列相比,Quartus II軟件的先進(jìn)技術(shù)和效能特性使設(shè)計(jì)人員能夠充分挖掘Cyclone III系列的潛能,器件功耗降低了50%,比最相近的低成本FPGA競(jìng)爭(zhēng)
        • 關(guān)鍵字: Altera  Cyclone  FPGA  II  III  Quartus  單片機(jī)  嵌入式系統(tǒng)  設(shè)計(jì)軟件7.0  

        嵌入式目標(biāo)模塊在DSP系統(tǒng)開(kāi)發(fā)中的應(yīng)用

        • 引言隨著電子技術(shù)的不斷進(jìn)步,特別是3C(計(jì)算機(jī)、通信、消費(fèi)電子)的飛速發(fā)展,電子設(shè)備日趨數(shù)字化、小型化和集成化,嵌入式芯片逐漸成為設(shè)計(jì)開(kāi)發(fā)人員的首選。DSP作為嵌入式芯片的典型代表之一,在信息產(chǎn)業(yè)領(lǐng)域得到了廣泛應(yīng)用。DSP雖然為3C產(chǎn)品的開(kāi)發(fā)提供了很好的硬件支撐平臺(tái),但設(shè)計(jì)者仍得花費(fèi)一定的時(shí)間去掌握DSP內(nèi)部各種寄存器的正確設(shè)置、軟件編程方法以及控制算法設(shè)計(jì),這必然會(huì)增大產(chǎn)品開(kāi)發(fā)難度,延長(zhǎng)產(chǎn)品開(kāi)發(fā)周期,從而影響開(kāi)發(fā)效率。Matlab公司最新推出的針對(duì)DSP應(yīng)用控制系統(tǒng)而開(kāi)發(fā)的嵌入式目標(biāo)模塊Embedded
        • 關(guān)鍵字: DSP  單片機(jī)  嵌入式系統(tǒng)  模塊  
        共9885條 612/659 |‹ « 610 611 612 613 614 615 616 617 618 619 » ›|

        fpga+dsp介紹

        您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
        歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

        熱門(mén)主題

        樹(shù)莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
        備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473