EEPW首頁(yè) >>
主題列表 >>
fpga+dsp
fpga+dsp 文章 進(jìn)入fpga+dsp技術(shù)社區(qū)
FPGA設(shè)計(jì)及調(diào)試問(wèn)題分析
- FPGA設(shè)計(jì)及調(diào)試問(wèn)題分析,現(xiàn)代科技對(duì)系統(tǒng)的可靠性提出了更高的要求,而FPGA技術(shù)在電子系統(tǒng)中應(yīng)用已經(jīng)非常廣泛,因此FPGA易測(cè)試性就變得很重要。要獲得的FPGA內(nèi)部信號(hào)十分有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設(shè)計(jì)調(diào)試和檢驗(yàn)變
- 關(guān)鍵字: 分析 問(wèn)題 調(diào)試 設(shè)計(jì) FPGA
基于FPGA及DSP Builder的VGA接口時(shí)序和系統(tǒng)設(shè)計(jì)
- 基于FPGA及DSP Builder的VGA接口時(shí)序和系統(tǒng)設(shè)計(jì),本文基于DSP Builder的VGA接口設(shè)計(jì)方法,對(duì)VGA接口時(shí)序和系統(tǒng)設(shè)計(jì)需求進(jìn)行了介紹,并在硬件平臺(tái)下實(shí)現(xiàn)一維與二維信號(hào)的顯示。
VGA接口標(biāo)準(zhǔn)
VGA顯像原理
顯示器通過(guò)光柵掃描的方式,電子束在顯示屏幕上 - 關(guān)鍵字: 時(shí)序 系統(tǒng) 設(shè)計(jì) 接口 VGA FPGA DSP Builder 基于
基于FPGA的LED點(diǎn)陣顯示字符設(shè)計(jì)
- 隨著社會(huì)的發(fā)展和信息時(shí)代對(duì)各類信息快速發(fā)布的需要,許多政府部門和企事業(yè)單位從提高自身形象和信息規(guī)范化...
- 關(guān)鍵字: FPGA LED 點(diǎn)陣顯示
基于FPGA和DSP的1394b雙向數(shù)據(jù)傳輸系統(tǒng)
- 摘要:IEEE 1394串行總線以其高速實(shí)時(shí)性的特點(diǎn)和靈活可配置的拓?fù)浣Y(jié)構(gòu)為提高系統(tǒng)性能提供了一種有效的途徑。文中介紹了IEEE Std 1394b總線系統(tǒng)的功能和特點(diǎn),并以FPGA和DSP為控制核心設(shè)計(jì)了1394b雙向數(shù)據(jù)總線傳輸系統(tǒng)
- 關(guān)鍵字: 1394b FPGA DSP 數(shù)據(jù)傳輸系統(tǒng)
基于FPGA的生命探測(cè)儀算法研究與系統(tǒng)設(shè)計(jì)
- 摘要:給出了一種基于FPGA的生命探測(cè)信號(hào)處理系統(tǒng)的設(shè)計(jì)方法。從理論上研究了生命探測(cè)儀的算法及其軟硬件系統(tǒng)。其中在FPGA軟件設(shè)計(jì)中利用模塊化的思想方法分別設(shè)計(jì)了FIR濾波器、異步FIFO、UART、電池監(jiān)控、功能控制等
- 關(guān)鍵字: FPGA 生命探測(cè)儀 算法研究 系統(tǒng)設(shè)計(jì)
基于FPGA的異步串行總線設(shè)計(jì)
- 摘要:高速異步串行總線在現(xiàn)代通信設(shè)備中應(yīng)用越來(lái)越廣,文中介紹了一種基于FPGA的高速異步串行總線設(shè)計(jì),詳細(xì)描述了硬件設(shè)計(jì)和總線協(xié)議的實(shí)現(xiàn)方法。在現(xiàn)代通信系統(tǒng)的應(yīng)用中有較高的實(shí)用價(jià)值。
關(guān)鍵詞:異步串口;FP - 關(guān)鍵字: FPGA 異步串行 總線設(shè)計(jì)
DSP系統(tǒng)監(jiān)控芯片的選擇與使用要點(diǎn)
- 引言硬件監(jiān)控芯片作為提高系統(tǒng)可靠性的一種重要手段,在單片機(jī)和數(shù)字信號(hào)處理器(DSP)的應(yīng)用系統(tǒng)設(shè)計(jì)中...
- 關(guān)鍵字: DSP 系統(tǒng)監(jiān)控 使用要點(diǎn)
多核DSP Bootloader代碼加載方法方案
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: DSP Bootloader 代碼加載
DSP的供電電路設(shè)計(jì)方案
- DSP的供電電路設(shè)計(jì)是DSP應(yīng)用系統(tǒng)設(shè)計(jì)的一個(gè)重要組成部分。TIDSP家族(C6000和C54xx)要求有獨(dú)立的內(nèi)核電源和I/O電源,如TMS320VC5402,它的內(nèi)核電壓是1.8V,I/O電壓是3.3V。由于DSP一般在系統(tǒng)中要承擔(dān)大量的實(shí)時(shí)數(shù)據(jù)計(jì)
- 關(guān)鍵字: 方案 電路設(shè)計(jì) 供電 DSP
Vivado震撼來(lái)襲 FPGA進(jìn)入全面可編程時(shí)代
- 4年數(shù)百名研發(fā)工程師的夜以繼日,1年100多家客戶和聯(lián)盟計(jì)劃成員的親身測(cè)試,4月25日,在外界毫無(wú)征兆的情況下,賽靈思(Xilinx)公司宣布推出全新的Vivado設(shè)計(jì)套件。Xilinx全球高級(jí)副總裁湯立人表示,Vivado不是已有15年歷史的ISE設(shè)計(jì)套件的再升級(jí)(ISE采用的是當(dāng)時(shí)極富創(chuàng)新性的基于時(shí)序的布局布線引擎),而是利用多維可拓展的數(shù)據(jù)模型建立設(shè)計(jì)實(shí)現(xiàn)流程,面向未來(lái)10年的all Programmable器件開(kāi)發(fā),在高集成度設(shè)計(jì)時(shí)代加速設(shè)計(jì)生產(chǎn)力。 我們正在進(jìn)入一個(gè)全面的系統(tǒng)級(jí)器件時(shí)代
- 關(guān)鍵字: Vivado FPGA
Maxim推出用于保護(hù)現(xiàn)場(chǎng)可編程門陣列的參考設(shè)計(jì)
- Maxim Integrated Products, Inc. (NASDAQ:MXIM)推出用于保護(hù)Xilinx? Spartan?-6現(xiàn)場(chǎng)可編程門陣列(FPGA)的參考設(shè)計(jì),其中包括Maxim或Xilinx免費(fèi)提供的安全保護(hù)軟件和Maxim?的1-Wire?安全存儲(chǔ)器DS28E01-100。
- 關(guān)鍵字: Maxim FPGA DS28E01-100
基于DSP的CPCI總線架構(gòu)設(shè)計(jì)的實(shí)時(shí)圖像信號(hào)處理平臺(tái)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: DSP CPCI總線 實(shí)時(shí)圖像 信號(hào)處理
fpga+dsp介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473