在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
            EEPW首頁(yè) >> 主題列表 >> fpga+dsp

            用Synplify Premier加快FPGA設(shè)計(jì)時(shí)序收斂

            • 傳統(tǒng)的綜合技術(shù)越來越不能滿足當(dāng)今采用 90 納米及以下工藝節(jié)點(diǎn)實(shí)現(xiàn)的非常大且復(fù)雜的 FPGA 設(shè)計(jì)的需求了。問題是傳統(tǒng)的 FPGA 綜合引擎是基于源自 ASIC 的方法,如底層規(guī)劃、區(qū)域內(nèi)優(yōu)化 (IPO,In-place Optimization) 以
            • 關(guān)鍵字: Synplify  Premier  FPGA  時(shí)序收斂    

            基于FPGA的IRIG-B(DC)碼解碼

            • 摘要:在分析了IRIG-B(DC)碼碼型特點(diǎn)的基礎(chǔ)上,提出了一種IRIG-B(DC)時(shí)間碼解碼的設(shè)計(jì)方法。該方法由少量外圍電路與一片現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片組成,來實(shí)現(xiàn)對(duì)IRG-B(DC)碼的解碼、1 PPS信號(hào)輸出、實(shí)時(shí)時(shí)間顯示以
            • 關(guān)鍵字: IRIG-B  FPGA  DC  解碼    

            基于FPGA和FLASH ROM的圖像信號(hào)發(fā)生器設(shè)計(jì)

            • 摘要:以XC2V1500-FPGA為硬件架構(gòu),設(shè)計(jì)了一種圖像信號(hào)發(fā)生器,作為自適應(yīng)光學(xué)系統(tǒng)波前處理機(jī)的信號(hào)源,為波前處理機(jī)的調(diào)試和算法驗(yàn)證提供支持。系統(tǒng)采用大容量的NAND型FLASH存儲(chǔ)數(shù)據(jù),存儲(chǔ)容量為1 GB。圖像數(shù)據(jù)通過
            • 關(guān)鍵字: FLASH  FPGA  ROM  圖像信號(hào)發(fā)生器    

            單片機(jī)與FPGA實(shí)現(xiàn)等精度頻率測(cè)量和IDDS技術(shù)設(shè)計(jì)方案

            • O.引言本系統(tǒng)利用單片機(jī)和FPGA有效的結(jié)合起來共同實(shí)現(xiàn)等精度頻率測(cè)量和IDDS技術(shù),發(fā)揮各自的優(yōu)點(diǎn),使設(shè)計(jì)變得 ...
            • 關(guān)鍵字: 單片機(jī)  FPGA  頻率測(cè)量  IDDS技術(shù)  

            DSP的DTMF信令的產(chǎn)生分析與檢測(cè)

            • DSP的DTMF信令的產(chǎn)生分析與檢測(cè),雙音多頻DTMF(Dual Tone Multi-Frequency)信令,逐漸在全世界范圍內(nèi)使用在按鍵式電話機(jī)上,因其提供更高的撥號(hào)速率,迅速取代了傳統(tǒng)轉(zhuǎn)盤式電話機(jī)使用的撥號(hào)脈沖信令。近年來DTMF也應(yīng)用在交互式控制中,諸如語(yǔ)言菜單、
            • 關(guān)鍵字: 檢測(cè)  分析  產(chǎn)生  DTMF  DSP  

            TMS320C54x系列DSP的中斷機(jī)制及使用技巧

            • TMS320C54x系列DSP的中斷機(jī)制及使用技巧,1 C54x中的中斷機(jī)制  中斷信號(hào)實(shí)質(zhì)上是由硬件或者是軟件驅(qū)動(dòng)的信號(hào),它能使DSP暫停正在執(zhí)行的程序并進(jìn)入中斷服務(wù)程序(ISR)。在最典型的DSP系統(tǒng)中,如果A/D轉(zhuǎn)換器需要送數(shù)據(jù)到DSP中,或者D/A轉(zhuǎn)換器需要從DSP中取走數(shù)
            • 關(guān)鍵字: 機(jī)制  使用技巧  中斷  DSP  系列  TMS320C54x  

            基于DSP芯片ADMC401的電機(jī)控制

            • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
            • 關(guān)鍵字: 嵌入式  DSP  電機(jī)控制  ADMC401  

            基于ADSP2189常用圖像處理方法

            • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
            • 關(guān)鍵字: 圖像處理  DSP  ADSP2189  

            基于FPGA的運(yùn)動(dòng)估計(jì)設(shè)計(jì)

            • 摘要:利用功能強(qiáng)大的FPGA實(shí)現(xiàn)視頻圖像的一種運(yùn)動(dòng)估計(jì)設(shè)計(jì),采用的搜索方法是三步搜索法。在進(jìn)行方案設(shè)計(jì)時(shí),本文采用了技術(shù)比較成熟的VHDL語(yǔ)言進(jìn)行設(shè)計(jì),并使用Quartus II軟件進(jìn)行時(shí)序仿真。由仿真結(jié)果可知,無(wú)論是
            • 關(guān)鍵字: FPGA  運(yùn)動(dòng)估計(jì)    

            通信領(lǐng)域采用FPGA芯片嵌入式系統(tǒng)分析方案

            • 1.引言由于FPGA 良好的可編程性和優(yōu)越的性能表現(xiàn),當(dāng)前液晶拼接屏幕采用FPGA 芯片的嵌入式系統(tǒng)數(shù)量呈現(xiàn)迅速增加的趨勢(shì),特別是在需要進(jìn)行大規(guī)模運(yùn)算的通信領(lǐng)域。目前FPGA 配置數(shù)據(jù)一般使用基于SRAM 的存儲(chǔ)方式,掉電
            • 關(guān)鍵字: FPGA  通信領(lǐng)域  嵌入式  方案    

            基于FPGA的腦機(jī)接口系統(tǒng)方案

            • 腦機(jī)接口BCI(Brain Computer Interface)是一種新穎的人機(jī)接口方式。它的定義是:不依賴于腦的正常輸出通路(外周神經(jīng)系統(tǒng)及肌肉組織)的腦-機(jī)(計(jì)算機(jī)或其他裝置)通訊系統(tǒng)[1]。液晶面板走勢(shì)要實(shí)現(xiàn)腦機(jī)接口,必須有一種能
            • 關(guān)鍵字: FPGA  腦機(jī)接口  系統(tǒng)方案    

            基于FPGA的電梯控制器系統(tǒng)設(shè)計(jì)方案

            • 本文首先提出了一種基于有限狀態(tài)機(jī)的電梯控制器算法,然后根據(jù)該算法設(shè)計(jì)了一個(gè)三層電梯控制器,該電梯控制器的正確性經(jīng)過了仿真驗(yàn)證和硬件平臺(tái)的驗(yàn)證。本文的電梯控制器設(shè)計(jì),結(jié)合了深圳信息職業(yè)技術(shù)學(xué)院的實(shí)際電梯
            • 關(guān)鍵字: FPGA  電梯控制器  系統(tǒng)設(shè)計(jì)  方案    

            單片機(jī)與FPGA在信號(hào)測(cè)試中的重要作用解析方案

            • 1 引言在學(xué)習(xí)《電子線路》、《信號(hào)處理》等電子類課程時(shí),高校學(xué)生只是從理論上理解真正的信號(hào)特征。不能真正了解或觀察測(cè)試某些信號(hào)。而幅頻特性和相頻特性是信號(hào)最基本的特征.這里提出了基于單片機(jī)和FPGA的頻率特性
            • 關(guān)鍵字: FPGA  單片機(jī)  信號(hào)測(cè)試  方案    

            基于FPGA實(shí)現(xiàn)固定倍率的圖像縮放

            • 摘要:基于FPGA硬件實(shí)現(xiàn)固定倍率的圖像縮放,將2維卷積運(yùn)算分解成2次1維卷積運(yùn)算,對(duì)輸入原始圖像像素先進(jìn)行行方向的卷積,再進(jìn)行列方向的卷積,從而得到輸出圖像像素。把圖像縮放過程設(shè)計(jì)為一個(gè)單元體的循環(huán)過程,在
            • 關(guān)鍵字: FPGA  倍率  圖像    

            基于ARM和FPGA的時(shí)間同步儀控制單元設(shè)計(jì)

            • 基于ARM和FPGA的時(shí)間同步儀控制單元設(shè)計(jì),摘要 以時(shí)間同步儀的功能為出發(fā)點(diǎn),設(shè)計(jì)了基于ARM和FPGA的控制系統(tǒng),該系統(tǒng)以ARM芯片S3C2440A為控制核心,在FPGA芯片XCS30的輔助控制下,完成了時(shí)間同步儀系統(tǒng)的人機(jī)交互、參數(shù)設(shè)定、電文處理、遠(yuǎn)程控制等功能。通
            • 關(guān)鍵字: 控制  單元  設(shè)計(jì)  同步  時(shí)間  ARM  FPGA  基于  
            共9877條 281/659 |‹ « 279 280 281 282 283 284 285 286 287 288 » ›|

            fpga+dsp介紹

            您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
            歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473