fpga+dsp 文章 進入fpga+dsp技術(shù)社區(qū)
加速FPGA系統(tǒng)實時調(diào)試技術(shù)
- 摘要:隨著FPGA的設(shè)計速度、尺寸和復(fù)雜度明顯增長,在整個設(shè)計流程中的實時驗證和調(diào)試部分成為當(dāng)前FPGA系統(tǒng)的關(guān)鍵部分。獲得FPGA內(nèi)部信號有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設(shè)計調(diào)試和檢驗變成設(shè)計
- 關(guān)鍵字: FPGA 系統(tǒng) 實時調(diào)試
了解LabVIEW FPGA和軟件設(shè)計射頻儀器的優(yōu)勢所在
- 概覽 無線設(shè)備的數(shù)量、通信標(biāo)準(zhǔn)的多樣性,以及調(diào)制方案的復(fù)雜度,每一年都在不斷增加。而隨著每一代新技術(shù)的誕生,由于使用傳統(tǒng)技術(shù)測試無線設(shè)備,需要大量更復(fù)雜的測試設(shè)備,其成本也在不斷提高。 使用虛擬(軟件)儀器與模塊化I/O相結(jié)合是一種最小化硬件成本并減少測試時間的方法。軟件設(shè)計儀器的新方法使得射頻測試工程師無需憑借自定義或特殊標(biāo)準(zhǔn)的儀器,就能以多個數(shù)量級的幅度減少測試時間。
- 關(guān)鍵字: NI 虛擬(軟件)儀器 LabVIEW FPGA vst
基于FPGA的24點離散傅里葉變換結(jié)構(gòu)設(shè)計
- 摘要 基于Good—Thomas映射算法和ISE快速傅里葉變換IP核,設(shè)計了一種易于FPGA實現(xiàn)的24點離散傅里葉變換,所設(shè)計的24點DFT模塊采用流水線結(jié)構(gòu),主要由3個8點FFT模塊和1個3點DFT模塊級聯(lián)而成,并且兩級運算之間不
- 關(guān)鍵字: FPGA 離散 傅里葉變換 結(jié)構(gòu)設(shè)計
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473