fpga+dsp 文章 進入fpga+dsp技術(shù)社區(qū)
一種基于單片機的高精度超聲波多路同步測距系統(tǒng)設(shè)計
- 0 引言 超聲波測距作為一種非接觸性的檢測方法,因其結(jié)構(gòu)簡單緊湊、可靠性高、價格低廉、實時性強等優(yōu)點,近年來已經(jīng)得到了廣泛應(yīng)用,如液位測量,修路過程中路面平整檢測,汽車倒車?yán)走_,機器人輔助視覺識別系統(tǒng)等。但因超聲波在空氣中傳播時受到諸如環(huán)境溫度、濕度、風(fēng)速等影響,傳統(tǒng)的超聲波測距系統(tǒng)精度普遍較低。文獻[4]采用了在系統(tǒng)中增加硬件溫度補償模塊僅在一定程度上可以避免因環(huán)境溫度變化帶來的測量誤差。文獻[5,6]中采用小波等處理算法,也并不能彌補系統(tǒng)本質(zhì)上的缺陷。因此,研究了一種控制精度高,適用范圍寬的
- 關(guān)鍵字: 超聲波測距 FPGA
萊迪思推出ECP5-5G FPGA, 適用于通信和工業(yè)市場的優(yōu)化互連解決方案
- 萊迪思半導(dǎo)體公司,客制化智能互連解決方案市場的領(lǐng)先供應(yīng)商,今日宣布推出基于全新ECP5-5G™器件的IP和解決方案,該器件是公司低功耗、小尺寸ECP5互連FPGA產(chǎn)品系列的最新成員,適用于工業(yè)和通信應(yīng)用。該產(chǎn)品可在各類應(yīng)用中實現(xiàn)到ASIC和ASSP的無縫互連,包括小型蜂窩、低端路由器、回程、低功耗無線電、攝像頭、機器視覺和游戲平臺等應(yīng)用。 萊迪思的ECP5-5G產(chǎn)品系列經(jīng)過優(yōu)化,能夠為5G SERDES應(yīng)用提供成本、功耗超低以及尺寸超小的解決方案。器件支持多個5G SERDES協(xié)議,
- 關(guān)鍵字: 萊迪思 FPGA
一種基于FPGA的FIR數(shù)字濾波器設(shè)計與實現(xiàn)
- 摘要:有限沖擊響應(yīng)(FIR)濾波器是數(shù)字通信系統(tǒng)中常用的基本模塊。文章設(shè)計了一種流水結(jié)構(gòu)的FIR濾波器,通過FPGA對其進行硬什加速控制。仿真結(jié)果驗證了所設(shè)計的FIR流水結(jié)構(gòu)濾波器功能的正確性。0 引言隨著數(shù)字通信技術(shù)
- 關(guān)鍵字: FIR濾波器 FPGA 流水結(jié)構(gòu)
FPGA數(shù)字核脈沖分析器硬件設(shè)計解析
- 國內(nèi)譜儀技術(shù)多年來一直停留在模擬技術(shù)水平上,數(shù)字化能譜測量技術(shù)仍處于方法研究階段。為了滿足不斷增長的高性能能譜儀需求,迫切需要研制一種數(shù)字化gamma;能譜儀。通過核脈沖分析儀顯示在顯示器上的核能譜幫助人們
- 關(guān)鍵字: FPGA 數(shù)字核脈沖分析器
基于TMS320C6678的多核DSP加載模式研究
- 摘要:德州儀器TI推出的八核DSP芯片TMS320C6678是目前基于Keystone架構(gòu)的最高性能的DSP器件,是市場上應(yīng)用廣泛的C6455高端處理平臺升級的理想選擇。本文主要研究了C6678 DSP程序的各種單核加栽和多核加載的幾種模式
- 關(guān)鍵字: C6678 DSP flash boot 多核boot I2C引導(dǎo) SRIO 網(wǎng)絡(luò)
FM―CW雷達探測器控制與信號處理系統(tǒng)設(shè)計
- 摘要:本文闡述了該雷達探測器的數(shù)字信號處理過程,重點分析了動目標(biāo)自動檢測原理,并給出了該檢測算法的實現(xiàn)步驟。根據(jù)該雷達探測器的特點和需求,設(shè)計了基于DS尸的控制與信號處理系統(tǒng),詳細給出了其軟、硬件實現(xiàn)方
- 關(guān)鍵字: 雷達探測器 動目標(biāo)自動檢測 恒虛警 DSP FM―CW
基于FPGA的串行多階FIR濾波器設(shè)計
- 摘要 FIR濾波器的設(shè)計分為濾波器系數(shù)計算和濾波器結(jié)構(gòu)的具體兩個部分。為說明使用FPGA實現(xiàn)FIR的靈活性,文中列舉了一個多階串行FIR濾波器實例,并給出主要的源代碼和相關(guān)模塊的時序和功能說明,最后使用Matlab和Quar
- 關(guān)鍵字: FPGA FIR數(shù)字濾波器 Matlab 仿真
基于Altera cyclone V SOC的JPEG編碼分析
- H.264等視頻壓縮算法在視頻會議中是核心的視頻處理算法,它要求在規(guī)定的短時間內(nèi),編解碼大量的視頻數(shù)據(jù),目前主要都是在DSP上運行。未來在添加4k*2k、H.265編解碼等功能,并要求控制一定成本的情況下,面臨DSP性能瓶
- 關(guān)鍵字: altera Cyclone V SoC FPGA DSP
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473