fpga 文章 進入fpga 技術社區(qū)
用FPGA來加速采用OpenCL的多功能打印機圖像處理
- 在高性能計算、娛樂和科學計算市場,OpenCL的采用在持續(xù)增長。OpenCL的靈活性和便攜性使之成為了一個開發(fā)圖像處理應用的優(yōu)秀平臺。然而,OpenCL尚未應用到硬拷貝打印機和多功能打印機(MFP)市場。傳統(tǒng)上,打印機/MFP市場使用全定制系統(tǒng)級芯片(SoC或ASIC)、專用集成電路進行圖像處理。在本文中,我們探討了配合Altera SoC FPGA(現(xiàn)場可編程門陣列)的OpenCL在核心MFP圖像處理流水線中的應用。核心圖像處理流水線以每分鐘大于90頁信紙大小的全色RGB持續(xù)速率運行,圖像分辨率為6
- 關鍵字: FPGA OpenCL
中頻軟件無線電系統(tǒng)的FPGA實現(xiàn)方案
- 一、 引言 現(xiàn)代通信技術、微電子技術和計算機技術的飛速發(fā)展,促進了無線通信技術從數(shù)字化走向軟件化。軟件無線電的出現(xiàn)掀起了無線通信技術的又一次革命,它已經成為目前通信領域中最為重要的研究方向之一。所謂軟件無線電,是指構造一個通用的、可重復編程的硬件平臺,使其工作頻段、調制解調方式、業(yè)務種類、數(shù)據(jù)速率與格式、控制協(xié)議等都可以進行重構和控制,選用不同的軟件模塊就可以實現(xiàn)不同類型和功能的無線電臺,其核心思想是在盡可能靠近天線的地方使用寬帶A/D和D/A變換器,并盡可能地用軟件來定義無線功能[1]。
- 關鍵字: FPGA 無線電
認知無線電中的寬帶頻譜感知技術的FPGA實現(xiàn)
- 軟件無線電的出現(xiàn),是無線電通信從模擬到數(shù)字、從固定到移動后,由硬件到軟件的第三次變革。簡單地說,軟件無線電就是一種基于通用硬件平臺,并通 過軟件可提供多種服務的、適應多種標準的、多頻帶多模式的、可重構可編程的無線電系統(tǒng)。軟件無線電的關鍵思想是,將AD(DA)盡可能靠近天線和用軟件來 完成盡可能多的無線電功能。 蜂窩移動通信系統(tǒng)已經發(fā)展到第三代,3G系統(tǒng)進入商業(yè)運行一方面需要解決不同標準的系統(tǒng)間的兼容性;另一方 面要求系統(tǒng)具有高度的靈活性和擴展升級能力,軟件無線電技術無疑是最好的解決方案。用ASI
- 關鍵字: 無線電 FPGA
基于FPGA的數(shù)字式心率計系統(tǒng)的設計實現(xiàn)
- 心率計是常用的醫(yī)學檢查設備,實時準確的心率測量在病人監(jiān)控、臨床治療及體育競賽等方面都有著廣泛的應用。心率測量包括瞬時心率測量和平均心率測量。瞬時心率不僅能夠反映心率的快慢。同時能反映心率是否勻齊;平均心率雖只能反映心率的快慢,但記錄方便,因此這兩個參數(shù)在測量時都是必要的。 測量心率有模擬和數(shù)字兩種方法。模擬方法是在給定的時間間隔內計算R波(或脈搏波)的脈沖個數(shù),然后將脈沖計數(shù)乘以一個適當?shù)某?shù)測量心率的。這種方法的缺點是測量誤差較大、元件參數(shù)調試困難、可靠性差。數(shù)字方法是先測量相鄰R波之間的時間
- 關鍵字: FPGA 心率計
采用Nios的電能質量監(jiān)測系統(tǒng)解決方案
- 在電力系統(tǒng)中,要實現(xiàn)對電能質量各項參數(shù)的實時監(jiān)測和記錄,必須對電能進行高速的采集和處理,尤其是針對電能質量的各次諧波的分析和運算,系統(tǒng)要完成大量運算處理工作,同時系統(tǒng)還要實現(xiàn)和外部系統(tǒng)的通信、控制、人機接口等功能。而電能質量監(jiān)測系統(tǒng)大多以微控制器或(與)DSP為核心的軟硬件平臺結構以及相應的設計開發(fā)模式,存在著處理能力不足、可靠性差、更新?lián)Q代困難等弊端。本文將SoPC技術應用到電力領域,在FPGA中嵌入了32位NiosⅡ軟核系統(tǒng)??蓪崿F(xiàn)對電能信號的采集、處理、存儲與顯示等功能,實現(xiàn)了實時系統(tǒng)的要求。
- 關鍵字: FPGA NiosⅡ
電能質量監(jiān)測系統(tǒng)信號采集模塊控制器IP核設計
- 隨著可編程邏輯器件的不斷進步和發(fā)展,F(xiàn)PGA在嵌入式系統(tǒng)中發(fā)揮著越來越重要的作用。本文介紹的在電能質量監(jiān)測系統(tǒng)中信號采集模塊控制器的 IP核,是采用硬件描述語言來實現(xiàn)的。首先它是以ADS8364芯片為控制對象,結合實際電路,將6通道同步采樣的16位數(shù)據(jù)存儲到FIFO控制器。當FIFO 控制器存儲一個周期的數(shù)據(jù)后,產生一個中斷信號,由PowerPC對其進行高速讀取。這樣能夠減輕CPU的負擔,不需要頻繁地對6通道的采樣數(shù)據(jù)進行讀取,節(jié)省了CPU運算資源。 1 ADS8364芯片的原理與具體應用
- 關鍵字: FPGA 信號采集
Xilinx將推出16nm的FPGA和SoC,融合存儲器、3D-on-3D和多處理SoC技術
- 賽靈思公司 (Xilinx+)日前宣布,其16nm UltraScale+? 系列FPGA、3D IC和MPSoC憑借新型存儲器、3D-on-3D和多處理SoC(MPSoC)技術,再次實現(xiàn)了領先的價值優(yōu)勢。此外,為實現(xiàn)更高的性能和集成度,UltraScale+系列還采用了全新的互聯(lián)優(yōu)化技術——SmartConnect。這些新的器件進一步擴展了賽靈思的UltraScale產品系列 (現(xiàn)從20nm 跨越至 16nm FPGA、SoC 和3D IC器件),同時利用臺積電公
- 關鍵字: 賽靈思 FPGA SoC UltraScale 201503
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473