在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> dsp+fpga

            頻分分路中高速FFT的實現

            • 摘    要:本文介紹了多相陣列FFT在星上多載波數字化分路中的應用,并針對星上處理的實時高速處理要求,提出了一種FFT的實現方案,并用一片FPGA芯片驗證了其正確性和可行性。關鍵詞:FFT;FPGA;頻分分路 多載波信號的數字化分路是衛(wèi)星通信星上處理技術的關鍵技術之一,數字化分路技術主要有并行濾波器組分路、樹形濾波器組分路和多相陣列FFT分路三種。在通道數較多時,多相陣列FFT有效地使用了抽取技術,且FFT算法具有很高的計算效率,本文所討論的就是該方法中FFT的實現。
            • 關鍵字: FFT  FPGA  頻分分路  

            基于FPGA的可編程定時器/計數器8253的設計與實現

            • 摘    要:本文介紹了可編程定時器/計數器8253的基本功能,以及一種用VHDL語言設計可編程定時器/計數器8253的方法,詳述了其原理和設計思想,并利用Altera公司的FPGA器件ACEX 1K予以實現。關鍵詞:FPGA;IP;VHDL 引言在工程上及控制系統(tǒng)中,常常要求有一些實時時鐘,以實現定時或延時控制,如定時中斷,定時檢測,定時掃描等,還要求有計數器能對外部事件計數。要實現定時或延時控制,有三種主要方法:軟件定時、不可編程的硬件定時、可編程的硬件定時器。其中可編
            • 關鍵字: FPGA  IP  VHDL  

            基于DSP和CPLD的電力參數檢測終端的設計

            • 摘    要:本文介紹了電力參數檢測終端的硬件結構以及參數的計算,著重講述了采樣脈沖的產生過程、抗混疊軟件濾波、缺相檢測原理、測頻方法和諧波計算原理。關鍵詞:DSP;軟件濾波;缺相檢測;諧波分析;FFT 引言在供電系統(tǒng)中,對諧波、負荷電流、功率因數等電力參數進行合理的估算并采取相應的措施是非常必要的。本文設計了一種基于DSP和CPLD的電網質量的監(jiān)控裝置。該裝置通過采集這些參數,計算并判斷電能質量的優(yōu)劣,同時與監(jiān)測主站進行通訊,接收主站下達的各種命令,傳送主站所需的各種參數
            • 關鍵字: DSP  FFT  缺相檢測  軟件濾波  諧波分析  

            USB主控芯片SL811HS的固件程序設計

            • 摘   要:本文以Cypress公司的USB主控芯片SL811HS為例,介紹了其固件程序的設計方法。關鍵詞:USB;固件程序;事務;端點;DSP 前言隨著需求的發(fā)展,許多電子產品尤其是各種嵌入式設備,需要提供USB主控接口來連接如移動硬盤、U盤等USB設備以滿足應用要求。本文對Cypress公司的USB主控芯片SL811HS作了詳細介紹,并給出其固件程序的設計方法。 SL811HS芯片介紹SL811HS是一款遵從USB1.1協議的嵌入式USB Host/Slave芯片。該芯片既能和
            • 關鍵字: DSP  USB  端點  固件程序  事務  

            256級灰度LED點陣屏顯示原理及基于FPGA的電路設計

            • 摘    要:本文提出了一種LED點陣屏實現256級灰度顯示的新方法。詳細分析了其工作原理。并依據其原理,設計出了基于FPGA 的控制電路。關鍵詞:256級灰度;LED點陣屏;FPGA;電路設計 引言256級灰度LED點陣屏在很多領域越來越顯示出其廣闊的應用前景,本文提出一種新的控制方式,即逐位分時控制方式。隨著大規(guī)??删幊踢壿嬈骷某霈F,由純硬件完成的高速、復雜控制成為可能。 逐位分時點亮工作原理所謂逐位分時點亮,即從一個字節(jié)數據中依次提取出一位數據,分8次點亮對應的像
            • 關鍵字: 256級灰度  FPGA  LED點陣屏  電路設計  發(fā)光二極管  LED  

            基于DSP的高速數據采集系統(tǒng)的研制

            • 摘    要:本文介紹了基于數據采集系統(tǒng)的虛擬儀器設計。通過軟、硬件技術結合,實現了對多路模擬信號的采集處理,輸出多種波形,充分發(fā)揮了虛擬儀器的優(yōu)勢。關鍵詞:虛擬儀器;DSP; USB 引言隨著計算機技術的普及,運用高速數據處理的場合越來越多。例如,高速數字信號處理系統(tǒng)、高速圖象信息轉換、語音實時處理系統(tǒng)等。本文設計并實現了基于TMS320C32和USB芯片的一套高速、高精度數據采集分析系統(tǒng)。該系統(tǒng)的DSP負責數據的采集,數據通過USB口送到計算機顯示、計算。計算機應用程序
            • 關鍵字: DSP  USB  虛擬儀器  

            一種高效的復信號處理芯片設計

            • 摘    要:本文提出了一種高效的復信號處理芯片的設計方法。本芯片是某雷達信號處理機的一部分,接收3組ADC的輸出復數據,依次完成去直流、加窗、512點FFT、求功率譜和累加3組信號的功率譜等功能。在這5種功能中,加窗、512點FFT和求功率譜復用一個蝶形單元。本芯片由單片FPGA實現,計算精度高、速度較快,滿足雷達系統(tǒng)的實時處理要求。關鍵詞:  FFT;蝶形單元;塊浮點;功率譜; FPGA 引言復信號處理芯片是某雷達系統(tǒng)的一部分。雷達系統(tǒng)的實時處理特點要求芯片運
            • 關鍵字: FFT  FPGA  蝶形單元  功率譜  塊浮點  

            采用FPGA實現脈動陣列

            • 微電子學的發(fā)展徹底改變了計算機的設計:集成電路技術增加了能夠安裝到單個芯片中的元器件數目及其復雜度。因此,采用這種技術可以構建低成本、專用的外圍器件,從而迅速地解決復雜的問題。
            • 關鍵字: FPGA  脈動  陣列    

            基于PCI總線的雙DSP系統(tǒng)及WDM驅動程序設計

            • 介紹了PCI總線控制芯片PCI2040的功能及內部結構,分析了基于PCI總線的雙DSP通信的硬件結構及實現方法,并描述了利用Windows2000 DDK開發(fā)WDM設備驅動程序的方法及PCI雙DSP通信驅動程序主要模塊的設計方法和編程注意要點。
            • 關鍵字: PCI  DSP  WDM  總線    

            基于DSP的自動指紋識別系統(tǒng)

            • 文章介紹了一種基于TI公司的TMS320VC5402來構造指紋識別系統(tǒng)的方法。詳細論述了系統(tǒng)的各個組成部分以及指紋識別算法的實現流程,結合VC5402的指令集和自身結構特點,討論了如何高效的設計應用程序的方法。
            • 關鍵字: 系統(tǒng)  指紋識別  自動  DSP  基于  

            基于AD9430的數據采集系統(tǒng)設計

            • 摘   要:本文介紹了高速ADC AD9430的功能,詳細說明了使用高速FPGA來控制AD9430構成高速(140MSPS)、高精度(12位)數據采集系統(tǒng)的設計方法,并給出了具體實現的系統(tǒng)框圖和測試結果。關鍵詞:數據采集;FPGA;AD9430引言結合實際任務的要求,本文提出了一種基于AD9430的高速數據采集系統(tǒng),主要用于采集雷達回波。在這個系統(tǒng)中,選用高速邏輯器件控制A/D轉換和FIFO存儲,同時通過FPDP(Front Panel Data Port)總線將采集的數據發(fā)送出去。由
            • 關鍵字: AD9430  FPGA  數據采集  

            基于雙DSP的磁軸承數字控制器容錯設計

            • 摘    要:本文介紹了應用于磁軸承的雙DSP熱備容錯控制方案,該方案采用時鐘同步技術,由總線表決模塊實現系統(tǒng)的容錯處理,硬件判決模塊實現硬件故障判斷。由中心仲裁模塊根據兩判決模塊的結果進行復雜的仲裁,并完成切換和完善的報警邏輯,從而提高了磁軸承控制系統(tǒng)的可靠性。關鍵詞:容錯;磁軸承; 控制器; CPLD; DSP引言電磁軸承(AMB)是利用可控電磁吸力將轉子懸浮起來的一種新型高性能軸承,具有無接觸、無摩擦、高速度、高精度、不需潤滑和密封等一系列特點,在交通、超高速超精密加工
            • 關鍵字: CPLD  DSP  磁軸承  控制器  容錯  

            基于FPGA的非對稱同步FIFO設計

            • 摘    要:本文在分析了非對稱同步FIFO的結構特點及其設計難點的基礎上,采用VHDL描述語言,并結合FPGA,實現了一種非對稱同步FIFO的設計。關鍵詞:非對稱同步FIFO;VHDL;FPGA;DLL;BlockRAM引言FIFO是一種常用于數據緩存的電路器件,可應用于包括高速數據采集、多處理器接口和通信中的高速緩沖等各種領域。然而在某些應用,例如在某數據采集和處理系統(tǒng)中,需要通過同步FIFO來連接8位A/D和16位數據總線的MCU,但是由于目前同步FIFO器件的輸入與輸
            • 關鍵字: BlockRAM  DLL  FPGA  VHDL  非對稱同步FIFO  存儲器  

            基于DSP的列車應變力測試系統(tǒng)設計

            • 摘    要:本文介紹了基于TMS320VC33 DSP芯片的應變力測試系統(tǒng)的設計,給出了結構原理框圖,并圍繞DSP設計了測試系統(tǒng)的中斷、復位子系統(tǒng)、存儲子系統(tǒng)和通信子系統(tǒng)。同時還對測試系統(tǒng)進行了信號完整性分析。關鍵詞:測試系統(tǒng);DSP;應變力;信號完整性車輪與軌道間的作用力是評價車輛運行品質的重要因素,能否準確及時地獲取輪軌間的作用力直接影響著車輛脫軌系數等參數的計算。應變力測試系統(tǒng)是設計列車運行狀態(tài)地面安全監(jiān)測平臺的關鍵環(huán)節(jié),本文用DSP芯片開發(fā)的測試系統(tǒng)正是針對這一需要
            • 關鍵字: DSP  測試系統(tǒng)  信號完整性  應變力  

            基于FPGA的高速數字鎖相環(huán)的設計與實現

            • 摘    要:本文提出了一種利用邊沿觸發(fā)鑒相縮短鎖相環(huán)捕獲時間的方案,并詳細介紹了該方案基于FPGA的實現方法。通過對所設計的鎖相環(huán)進行計算機仿真和硬件測試,表明該方案確實可以提高鎖相環(huán)的捕獲性能。關鍵詞:數字鎖相環(huán)(DPLL);捕獲時間;FPGA;VHDL引言捕獲時間是鎖相環(huán)的一個重要參數,指的是鎖相環(huán)從起始狀態(tài)到達鎖定狀態(tài)所需時間。在一些系統(tǒng)中,如跳頻通信系統(tǒng),由于系統(tǒng)工作頻率不斷地發(fā)生快速變化(每秒幾百次到幾千次,甚至高達上萬次),要求鎖相環(huán)能夠對信號相位快速捕獲。因此
            • 關鍵字: FPGA  VHDL  捕獲時間  數字鎖相環(huán)(DPLL)  
            共9877條 649/659 |‹ « 647 648 649 650 651 652 653 654 655 656 » ›|

            dsp+fpga介紹

            您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
            歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473