在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> dsp+fpga

            TI推出 TMS320VC5505 eZdsp USB 記憶棒開發(fā)工具

            •   日前,德州儀器 (TI) 宣布推出 TMS320VC5505 eZdsp USB 記憶棒開發(fā)工具,可將功能豐富的仿真器及集成開發(fā)平臺的成本降至 49 美元,從而減少眾多設(shè)計人員在評估新型數(shù)字信號處理器 (DSP) 平臺時,所面臨的設(shè)置開發(fā)工具的主要成本與時間障礙,并可快速創(chuàng)建 DSP 應(yīng)用,包括便攜式音頻播放器、錄音機、IP 電話、便攜式醫(yī)療設(shè)備、生物識別 USB 密鑰、軟件定義無線電廣播 (SDR)、免提耳機以及儀表應(yīng)用等。該產(chǎn)品是業(yè)界成本最低的 DSP 工具,可確保各種客戶、愛好者、研究人員以及學(xué)
            • 關(guān)鍵字: TI  DSP  TMS320VC5505  

            DCT域數(shù)字水印算法的FPGA實現(xiàn)

            • 1 引言
              隨著計算機網(wǎng)絡(luò)和數(shù)字通信技術(shù)的迅速發(fā)展,數(shù)字技術(shù)使數(shù)字多媒體(數(shù)字視頻、數(shù)字音頻、數(shù)字圖像等)的傳輸與復(fù)制變得非常容易,但卻增加了多媒體信息被非法盜版的機會。數(shù)字作品的版權(quán)保護成為一個急需解
            • 關(guān)鍵字: FPGA  DCT  數(shù)字水印算法    

            拉普拉斯算子的FPGA實現(xiàn)方法

            • 為了能快速實現(xiàn)Laplacian算子高頻增強功能,通過理論研究設(shè)計出該算子實現(xiàn)的硬件結(jié)構(gòu)。提出一種調(diào)用仿真軟件中宏功能塊快速實現(xiàn)算法的硬件實現(xiàn)模式。詳細介紹使用QuattusⅡ中Megafunctions宏功能模塊庫實現(xiàn)3×3模板Laplacian算子的過程。通過實驗結(jié)果表明,用該方法實現(xiàn)的算子能夠取得良好的濾波效果,且設(shè)計方便、有效,為相似功能模塊的設(shè)計提供了新思路。
            • 關(guān)鍵字: FPGA  拉普拉斯算子  實現(xiàn)方法    

            基于DSP Builder的Chirp信號源設(shè)計

            • 設(shè)計分析了Chirp函數(shù)在時域和頻域內(nèi)的一般特點和解析公式。提出首先在Altera DSP開發(fā)工具DSP Builder中實現(xiàn)直接數(shù)字合成器(DDS)模塊,根據(jù)Chirp函數(shù)特定的輸入/輸出(線性和非線性)關(guān)系,計算出當前輸入字與輸出頻率的對應(yīng)關(guān)系;然后設(shè)計控制字子模塊產(chǎn)生DDS模塊的頻率控制字,驅(qū)動DDS產(chǎn)生不同的輸出頻率,通過在Matlab的Simu-link環(huán)境下的仿真驗證,得出不同時刻輸出的頻譜圖,驗證了該設(shè)計能很好地實現(xiàn)Chirp信號源。
            • 關(guān)鍵字: Builder  Chirp  DSP  信號源    

            基于FPGA的多按鍵狀態(tài)識別系統(tǒng)設(shè)計方案

            • 1引言按鍵作為普通的輸入外設(shè),在儀器儀表工業(yè)設(shè)備和家用電器中得到廣泛應(yīng)用。目前,按鍵輸入電路Ⅲ...
            • 關(guān)鍵字: FPGA  多按鍵狀態(tài)識別  設(shè)計  

            寬帶數(shù)字接收機的研究及實現(xiàn)

            • 1 引言
              軟件無線電是一種基于高速、高精度A/D轉(zhuǎn)換器與高速FPGA/DSP器件,并以軟件為核心的嶄新體系結(jié)構(gòu)。受A/D轉(zhuǎn)換器制約,直接采樣處理射頻信號有一定難度,因此目前普遍采用中頻數(shù)字化方案:射頻信號首先進
            • 關(guān)鍵字: 實現(xiàn)  研究  接收機  數(shù)字  寬帶  A/D轉(zhuǎn)換器  FPGA  

            基于FPGA和USB 2.0的高速CCD聲光信號采集系統(tǒng)

            • 設(shè)計一個基于FPGA和USB 2.0接口控制芯片的高速線陣CCD聲光信號采集系統(tǒng)。FPGA是硬件電路系統(tǒng)的核心,主要完成線陣CCD時序脈沖的產(chǎn)生,專用A/D芯片的采樣控制以及FIFO緩存數(shù)據(jù)的片內(nèi)配置,并通過USB 2.0接口與上位機實現(xiàn)通信。討論并開發(fā)了USB 2.0接口控制芯片的固件程序、USB驅(qū)動程序及上位機應(yīng)用程序。實驗結(jié)果表明,系統(tǒng)達到了設(shè)計要求,可廣泛應(yīng)用于相關(guān)領(lǐng)域的信號檢測。
            • 關(guān)鍵字: 信號  采集  系統(tǒng)  聲光  CCD  FPGA  USB  高速  基于  轉(zhuǎn)換器  

            DSP技術(shù)針對熱點應(yīng)用的五大競爭法寶

            • DSP技術(shù)針對熱點應(yīng)用的五大競爭法寶, 從ADI公司的DSP發(fā)展戰(zhàn)略就可以看到,DSP產(chǎn)品和技術(shù)已滲透到半導(dǎo)體應(yīng)用的很多領(lǐng)域。隨著ADI這些DSP廠商不斷地推陳出新,所謂通用DSP和嵌入式DSP的用途界線不再那么涇渭分明,通用已體現(xiàn)出一定的相對性,即用途雖然
            • 關(guān)鍵字: 五大  競爭  法寶  應(yīng)用  熱點  技術(shù)  針對  DSP  

            基于FPGA的微流控芯片電泳控制系統(tǒng)設(shè)計

            • 1 概 述
              微型全分析系統(tǒng)的概念由Manz于20世紀90年代初提出,是集進樣、樣品處理、分離檢測為一體的微型檢測和分析系統(tǒng)。微流控芯片是其主要部件,采用微電子機械系統(tǒng)技術(shù)集成了微管道、微電極等多種功能元器件。
            • 關(guān)鍵字: FPGA  微流控芯片  電泳  控制系統(tǒng)設(shè)計    

            基于DSP無線抄表系統(tǒng)設(shè)計

            • 為實現(xiàn)短距離無線抄表,以DSP2812為控制核心,采用先進的電能采集芯片CS5460A,對電壓、電流、功率等進行測量和計算。同時采用無線收發(fā)模塊nRF2401A對數(shù)據(jù)進行無線收發(fā),在微處理器的控制下對數(shù)據(jù)進行處理后向上級系統(tǒng)發(fā)送,實現(xiàn)了采集終端和控制終端之間的短距離無線通信。采用DS1302作為系統(tǒng)時鐘芯片,為系統(tǒng)采集電能提供了準確的時間信息。
            • 關(guān)鍵字: DSP  無線抄表  系統(tǒng)設(shè)計    

            Sobel邊緣檢測的FPGA實現(xiàn)

            • 為了采用FPGA來實時實現(xiàn)Sobel邊緣檢測,設(shè)計者往往自己編寫代碼。在此介紹基于QuartusⅡ提供的參數(shù)可設(shè)置宏功能模塊,實現(xiàn)Sobel邊緣檢測的新方案。該方案獲得了比用戶編寫的代碼更優(yōu)的綜合和實現(xiàn)結(jié)果,節(jié)省了寶貴的設(shè)計時間,并且獲得了很好的邊緣檢測效果。
            • 關(guān)鍵字: Sobel  FPGA  邊緣檢測    

            G.723.1在DSP數(shù)字對講機基帶系統(tǒng)中的應(yīng)用

            • G.723.1在DSP數(shù)字對講機基帶系統(tǒng)中的應(yīng)用, 隨著通信技術(shù)的發(fā)展,傳統(tǒng)的模擬對講機已不能滿足人們的需求,對講機數(shù)字化勢在必行。信息社會的高速發(fā)展使頻譜資源變得愈加寶貴,信道利用率成為一項關(guān)鍵因素。如何在有限的信道資源下,通過壓縮信源以提高傳
            • 關(guān)鍵字: 系統(tǒng)  應(yīng)用  基帶  對講機  數(shù)字  DSP  DSP  

            基于FPGA與色敏傳感器的顏色識別系統(tǒng)

            • 1 概 述
              在當今的社會生活中,顏色識別得到越來越廣泛的應(yīng)用。各個領(lǐng)域的廣泛應(yīng)用需求使顏色識別技術(shù)有了長足的發(fā)展,結(jié)合其他技術(shù),可為工業(yè)控制、產(chǎn)品制造等多個行業(yè)更好地服務(wù)。目前,顏色識別技術(shù)主要是通過
            • 關(guān)鍵字: FPGA  敏傳感器  識別系統(tǒng)    

            FPGA異步FIFO設(shè)計中的問題與解決辦法

            • 隨著數(shù)字電子系統(tǒng)設(shè)計規(guī)模的擴大,一些實際應(yīng)用系統(tǒng)中往往含有多個時鐘,數(shù)據(jù)不可避免地要在不同的時鐘域之間傳遞。如何在異步時鐘之間傳輸數(shù)據(jù),是數(shù)據(jù)傳輸中一個至關(guān)重要的問題,而采用FIFO正是解決這一問題的
            • 關(guān)鍵字: FPGA  FIFO    

            基于FPGA的DDS信號發(fā)生器設(shè)計

            • 介紹基于DDS的信號發(fā)生器工作原理和設(shè)計過程,并對關(guān)鍵模塊及外圍電路進行了仿真和誤差分析。經(jīng)功能驗證和分析測試,達到了預(yù)定的各項技術(shù)指標。旨在建立一種以FPGA為核心,功能可裁剪、波形任意調(diào)整的高性能信號發(fā)生器設(shè)計方法。采用該設(shè)計法將有效地降低開發(fā)成本,提高設(shè)計效率,并具有一定的工程指導(dǎo)意義和實用價值。
            • 關(guān)鍵字: FPGA  DDS  信號發(fā)生器    
            共9877條 492/659 |‹ « 490 491 492 493 494 495 496 497 498 499 » ›|

            dsp+fpga介紹

            您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
            歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473