在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
            EEPW首頁 >> 主題列表 >> dsp+fpga

            BF51x樹立數(shù)字信號(hào)處理器性價(jià)比新標(biāo)桿

            •   傳統(tǒng)基于微控制器的嵌入式應(yīng)用常常面臨新的挑戰(zhàn),一方面控制器的信息處理能力有限,難以滿足大量數(shù)據(jù)運(yùn)算任務(wù)的需求,增加DSP協(xié)處理器成為很多方案的不得已選擇。而另一方面,盡管當(dāng)前DSP處理器通常都具有很強(qiáng)的數(shù)據(jù)處理能力,然而系統(tǒng)必要的控制功能是DSP所不擅長的。越來越多的系統(tǒng)面臨需要應(yīng)對(duì)多媒體數(shù)據(jù)處理、大量數(shù)據(jù)運(yùn)算、通信協(xié)議處理以及系統(tǒng)控制任務(wù),正是這樣的現(xiàn)實(shí)促進(jìn)了融合DSP和微控制器特性于一身的匯聚式處理器的應(yīng)用持續(xù)走俏。   ADI公司推出的Blackfin匯聚式處理器是一類新型16~32位嵌入式處
            • 關(guān)鍵字: ADI  DSP  Blackfin  

            基于FPGA的智能誤碼測試儀

            • 實(shí)際工作中,常常需要誤碼儀能測試多種信道。但是目前市面上所銷售的誤碼儀大多只能測試電信部門的標(biāo)準(zhǔn)通信信道,低速以一、二次群為主,高速可達(dá)SDH信道速率;且價(jià)格昂貴、體積偏大,不能用于測試實(shí)際工作中大量
            • 關(guān)鍵字: FPGA  智能誤碼  測試儀    

            基于DSP與FPGA的光柵地震檢波器的信號(hào)處理

            • 基于DSP與FPGA的光柵地震檢波器的信號(hào)處理,0 引 言
              在石油地震勘探中,地震儀通過地震檢波器采集信號(hào)。地震檢波器是為了接收和記錄地震波而設(shè)計(jì)的一種精密的機(jī)械、電子組合裝置,是地震勘探數(shù)據(jù)采集中的重要環(huán)節(jié),其性能好壞直接影響地震記錄質(zhì)量和地震
            • 關(guān)鍵字: 地震  信號(hào)處理  光柵  FPGA  DSP  基于  

            采用StratixIVGTFPGA實(shí)現(xiàn)100G光傳送網(wǎng)

            • 供應(yīng)商、企業(yè)以及服務(wù)提供商認(rèn)為100G系統(tǒng)最終會(huì)在市場上得到真正實(shí)施。推動(dòng)其實(shí)施的主要力量是用戶持續(xù)...
            • 關(guān)鍵字: StratixIVGTFPGA  FPGA  100G  光傳送網(wǎng)  

            基于ASIC+FPGA的IPv6路由器PoS接口設(shè)計(jì)

            •   IP over SDH(PoS)技術(shù)是通過SDH提供的高速傳輸通道直接傳送IP分組,它位于數(shù)據(jù)傳輸骨干網(wǎng),使用點(diǎn)到點(diǎn)協(xié)議PPP將IP數(shù)據(jù)包映射到SDH幀上,按各次群相應(yīng)的線速率進(jìn)行連續(xù)傳輸,其網(wǎng)絡(luò)主要由大容量的高端路由器經(jīng)由高速光
            • 關(guān)鍵字: ASIC  FPGA  IPv6  PoS    

            在FPGA上對(duì)OC8051IP核的修改與測試

            • 引 言
              20世紀(jì)80年代初,Intel公司推出了MCS-51單片機(jī),隨后Intel以專利轉(zhuǎn)讓的形式把8051內(nèi)核發(fā)布給許多半導(dǎo)體廠家,從而出現(xiàn)了許多與MCS-51系統(tǒng)兼容的產(chǎn)品。這些產(chǎn)品與MCS-51的系統(tǒng)結(jié)構(gòu)相同,采用CMOS工藝,因
            • 關(guān)鍵字: FPGA  8051  OC  IP    

            DSP平臺(tái)的USB接口設(shè)計(jì)

            • DSP平臺(tái)的USB接口設(shè)計(jì),引言
              USB接口(Universal Serial Bus)是一種通用的高速串行接口。它最主要的特點(diǎn)是它的高速傳輸特性。USB1.1理論速度極限可以達(dá)到12Mb/s,USB2.0可達(dá)到 480Mb/s。這樣,它可以很好解決大數(shù)據(jù)量的數(shù)據(jù)在嵌
            • 關(guān)鍵字: 設(shè)計(jì)  接口  USB  平臺(tái)  DSP  

            FPGA與ADSP TS201的總線接口設(shè)計(jì)方案

            • 在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處...
            • 關(guān)鍵字: FPGA  ADSP  TS201  總線接口  設(shè)計(jì)  

            基于CycloneII系列FPGA的DDFS信號(hào)源實(shí)現(xiàn)

            • 0 引言
              在電子信息領(lǐng)域,函數(shù)發(fā)生器(信號(hào)源)是通用的設(shè)備。近年來電子信息技術(shù)的飛速發(fā)展,使得各領(lǐng)域?qū)π盘?hào)源的要求在不斷提高。不但要求其頻率穩(wěn)定度和準(zhǔn)確度高,要求頻率改變的方便性,而且還要求可以產(chǎn)生
            • 關(guān)鍵字: CycloneII  FPGA  DDFS  信號(hào)源    

            直擴(kuò)OQPSK系統(tǒng)載波跟蹤的 設(shè)計(jì)及FPGA實(shí)現(xiàn)

            • 0 引言
              載波同步是無線通信系統(tǒng)中一個(gè)重要的實(shí)際問題,是基帶信號(hào)處理的關(guān)鍵技術(shù)。導(dǎo)致載波頻率及相位不確定性的主要因素有:一是頻率源的漂移會(huì)引起載波頻率的漂移;二是電波傳輸?shù)臅r(shí)延會(huì)產(chǎn)生載波相位的偏移;
            • 關(guān)鍵字: OQPSK  FPGA  系統(tǒng)  載波    

            基于家庭主站的遠(yuǎn)程醫(yī)療監(jiān)護(hù)系統(tǒng)

            基于BF533的圖像采集與顯示

            • 基于BF533的圖像采集與顯示,0 引言
              在嵌入式圖像處理系統(tǒng)中,經(jīng)常需要對(duì)圖像進(jìn)行采集,并將采集圖像的處理結(jié)果顯示在嵌入式系統(tǒng)的彩色LCD之上,以使人能夠?qū)μ幚砗蟮膱D像結(jié)果進(jìn)行直觀的觀察,進(jìn)一步對(duì)圖像識(shí)別的正確與否進(jìn)行人工判斷。本設(shè)
            • 關(guān)鍵字: 顯示  采集  圖像  BF533  基于  嵌入式處理器  blackfin 533  DSP  圖像采集  圖像顯示  

            基于DSP的視頻監(jiān)控系統(tǒng)硬件設(shè)計(jì)

            基于DSP+FPGA的實(shí)時(shí)視頻采集系統(tǒng)設(shè)計(jì)

            • 基于DSP+FPGA的實(shí)時(shí)視頻采集系統(tǒng)設(shè)計(jì),0 引言
              圖像是自然生物或人造物理的觀測系統(tǒng)對(duì)世界的記錄,是以物理為載體,以介質(zhì)來記錄信息的一種形式。圖像信息是人類認(rèn)識(shí)世界的重要知識(shí)來源。據(jù)學(xué)者統(tǒng)計(jì),人類所得的信息有80%以上是來自眼睛攝取的圖像
            • 關(guān)鍵字: 采集  系統(tǒng)  設(shè)計(jì)  視頻  實(shí)時(shí)  DSP  FPGA  基于  

            基于Lab Windows/CVI的PC與 DSP的串行通信

            • 基于Lab Windows/CVI的PC與 DSP的串行通信,0 引言
              隨著數(shù)字信號(hào)處理理論及微電子技術(shù)的高速發(fā)展,數(shù)字信號(hào)處理器(DSP)已廣泛應(yīng)用于各個(gè)控制領(lǐng)域。而在控制系統(tǒng)中,通常會(huì)利用PC機(jī)與DSP之間的通信來對(duì)系統(tǒng)各個(gè)狀態(tài)/參數(shù)進(jìn)行監(jiān)控。這種方法既利用了DSP功
            • 關(guān)鍵字: DSP  串行  通信  PC  CVI  Lab  Windows  基于  
            共9877條 479/659 |‹ « 477 478 479 480 481 482 483 484 485 486 » ›|

            dsp+fpga介紹

            您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
            歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473