在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
            EEPW首頁(yè) >> 主題列表 >> dsp+fpga

            28納米FPGA: 降低功耗 提高帶寬

            •   低功耗和高帶寬是下一代高端設(shè)計(jì)的兩個(gè)主要需求。對(duì)全球范圍多個(gè)應(yīng)用領(lǐng)域的調(diào)研表明,以相同甚至更低功耗及成本來(lái)實(shí)現(xiàn)更大的帶寬已成為大勢(shì)所趨?,F(xiàn)在應(yīng)對(duì)帶寬不斷增長(zhǎng)的技術(shù)是演進(jìn)中的40G和100G系統(tǒng)(以及即將出現(xiàn)的400G系統(tǒng))。設(shè)計(jì)下一代FPGA來(lái)滿(mǎn)足目前對(duì)寬帶和低功耗需求的難度越來(lái)越大?! ?/li>
            • 關(guān)鍵字: Altera  FPGA  

            基于FPGA的CMI編碼系統(tǒng)設(shè)計(jì)

            • 摘要:提出了一種基于FPGA并利用Verilog HDL實(shí)現(xiàn)的CMI編碼設(shè)計(jì)方法。研究了CMI碼型的編碼特點(diǎn),提出了利用Altera公司CycloneⅡ系列EP2C5Q型號(hào)FPGA完成CMI編碼功能的方案。在系統(tǒng)程序設(shè)計(jì)中,首先產(chǎn)生m序列,然后程序
            • 關(guān)鍵字: FPGA  CMI  編碼  系統(tǒng)設(shè)計(jì)    

            FPGA實(shí)現(xiàn)時(shí)分多址的一種改進(jìn)型方法

            • 摘要:利用FPGA實(shí)現(xiàn)時(shí)分多址的方法有很多種,但大多數(shù)方法都對(duì)FPGA芯片資源的占用非常巨大。針對(duì)這一問(wèn)題,提出一種改進(jìn)型方法來(lái)實(shí)現(xiàn)時(shí)分多址。通過(guò)使用FPGA芯片內(nèi)部的雙口隨機(jī)訪問(wèn)存儲(chǔ)器(雙口RAM),利用同一塊RAM采
            • 關(guān)鍵字: FPGA  時(shí)分  多址  改進(jìn)型    

            基于DSP+LabVIEW的特高壓驗(yàn)電器設(shè)計(jì)方案

            • 基于DSP+LabVIEW的特高壓驗(yàn)電器設(shè)計(jì)方案, 隨著電力工業(yè)的發(fā)展和電網(wǎng)負(fù)荷需求的提高,我國(guó)正在大力發(fā)展特高壓、長(zhǎng)距離輸電技術(shù)。高電壓導(dǎo)致強(qiáng)電場(chǎng)、電氣設(shè)備絕緣中的某些薄弱部分在強(qiáng)電場(chǎng)的作用下發(fā)生局部放電,同時(shí)當(dāng)架空輸電線路表面的電場(chǎng)強(qiáng)度超過(guò)空氣
            • 關(guān)鍵字: 設(shè)計(jì)  方案  驗(yàn)電器  高壓  DSP  LabVIEW  基于  

            基于FPGA的數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

            • 摘要:基于FPGA和USB2.0的技術(shù)方案,設(shè)計(jì)了一種高速化和集成化的數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)是以Altera公司的FPGA芯片EP2C5T144為主控芯片,以Cypress公司的EZ-USB FX2芯片為傳輸手段設(shè)計(jì)實(shí)現(xiàn)的。首先詳細(xì)介紹了整體系統(tǒng)的
            • 關(guān)鍵字: FPGA  數(shù)據(jù)采集系統(tǒng)    

            基于FPGA+DSP的雷達(dá)高速數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn)

            • 摘要:激光雷達(dá)的發(fā)射波及回波信號(hào)經(jīng)光電器件轉(zhuǎn)換形成的電信號(hào)具有脈寬窄,幅度低,背景噪聲大等特點(diǎn),對(duì)其進(jìn)行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問(wèn)題。同時(shí),A/D轉(zhuǎn)換器與數(shù)字信號(hào)處理器直接連接會(huì)導(dǎo)致數(shù)據(jù)傳輸不
            • 關(guān)鍵字: FPGA  DSP  雷達(dá)  高速數(shù)據(jù)    

            數(shù)字基帶傳輸系統(tǒng)的FPGA設(shè)計(jì)與實(shí)現(xiàn)

            • 摘要:為了提高系統(tǒng)的集成度和可靠性,降低功耗和成本,增強(qiáng)系統(tǒng)的靈活性,提出一種采用非常高速積體電路的硬件描述語(yǔ)言(VHDL語(yǔ)言)來(lái)設(shè)計(jì)數(shù)字基帶傳輸系統(tǒng)的方法。詳細(xì)闡述數(shù)字基帶傳輸系統(tǒng)中信號(hào)碼型的設(shè)計(jì)原則,數(shù)
            • 關(guān)鍵字: FPGA  數(shù)字基帶  傳輸系統(tǒng)    

            TMS320C672x系列浮點(diǎn)DSP的EMIF研究與應(yīng)用

            • TMS320C672x系列浮點(diǎn)DSP的EMIF研究與應(yīng)用,針對(duì)如何靈活應(yīng)用高性能32/64位浮點(diǎn)DSP TMS320C672x提供的性能優(yōu)良的外部存儲(chǔ)器接口(EMIF),分析了EMIF的特點(diǎn)和使用技巧,以TMS320C6722B型DSP為例,設(shè)計(jì)了EMIF與外部HY57V281620A型SDRAM和異步AM29LV800BB-90EC型Flash的硬件接口,并分析了EMIF訪問(wèn)SDRAM和Flash時(shí)各控制寄存器配置的方法和具體步驟,列出了該配置命令下EMIF引腳與邏輯地址的對(duì)應(yīng)關(guān)系和具體的軟件編寫(xiě)例程;
            • 關(guān)鍵字: 研究  應(yīng)用  EMIF  DSP  系列  浮點(diǎn)  TMS320C672x  

            Altera有望2012年成FPGA龍頭

            •   市場(chǎng)分析師預(yù)測(cè),全球營(yíng)收排名第二大的可程序化邏輯組件供貨商Altera,有機(jī)會(huì)在2012年初取代該市場(chǎng)龍頭Xilinx躍上第一大供貨商位置。  
            • 關(guān)鍵字: Altera  FPGA  

            FPGA實(shí)現(xiàn)IRIG-B(DC)碼編碼和解碼的設(shè)計(jì)

            • 為達(dá)到IRIG-B碼與時(shí)間信號(hào)輸入、輸出的精確同步,采用現(xiàn)代化靶場(chǎng)的IRIG-B碼編碼和解碼的原理,從工程的角度出發(fā),提出了使用現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)來(lái)實(shí)現(xiàn)IRIG-B碼編碼和解碼的設(shè)計(jì)方案和體系結(jié)構(gòu),設(shè)計(jì)中會(huì)涉及到幾個(gè)不同的時(shí)鐘頻率,F(xiàn)PGA對(duì)時(shí)鐘的同步性具有靈活性、效率高、且功耗低??垢蓴_性好的特點(diǎn)。結(jié)果表明,F(xiàn)PGA能夠確保為從設(shè)備提供同源的時(shí)鐘基準(zhǔn),使時(shí)鐘與信號(hào)的延遲控制在200 ns以?xún)?nèi),從而得到了IRIG-B碼與時(shí)間精確同步的效果。
            • 關(guān)鍵字: IRIG-B  FPGA  DC  編碼    

            基于FPGA與DSP的雷達(dá)高速數(shù)據(jù)采集系統(tǒng)

            • 激光雷達(dá)的發(fā)射波及回波信號(hào)經(jīng)光電器件轉(zhuǎn)換形成的電信號(hào)具有脈寬窄,幅度低,背景噪聲大等特點(diǎn),對(duì)其進(jìn)行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問(wèn)題。同時(shí),A/D轉(zhuǎn)換器與數(shù)字信號(hào)處理器直接連接會(huì)導(dǎo)致數(shù)據(jù)傳輸不及時(shí),影響系統(tǒng)可靠性、實(shí)時(shí)性。針對(duì)激光雷達(dá)回?fù)苄盘?hào),提出基于FPGA與DSP的高速數(shù)據(jù)采集系統(tǒng),利用FPGA內(nèi)部的異步FIFO和DCM實(shí)現(xiàn)A/D轉(zhuǎn)換器與DSP的高速外部存儲(chǔ)接口(EMIF)之間的數(shù)據(jù)傳輸。介紹了ADC外圍電路、工作時(shí)序以及DSP的EMIF的設(shè)置參數(shù),并對(duì)異步FIFO數(shù)據(jù)讀寫(xiě)進(jìn)行仿真,結(jié)合硬件結(jié)構(gòu)詳細(xì)地
            • 關(guān)鍵字: FPGA  DSP  雷達(dá)  高速數(shù)據(jù)    

            高精度DDFS信號(hào)源FPGA實(shí)現(xiàn)

            • 為進(jìn)行高精度信號(hào)源的設(shè)計(jì),同時(shí)降低設(shè)計(jì)成本,以Cyclone II系列低端FPGA為核心,利用直接頻率合成技術(shù),對(duì)正弦信號(hào)等數(shù)據(jù)進(jìn)行1/4周期壓縮存儲(chǔ)到ROM中,在外部時(shí)鐘頻率為50 MHz,實(shí)現(xiàn)了正弦信號(hào)源的設(shè)計(jì),同時(shí),實(shí)現(xiàn)三角波、鋸齒波、矩形脈沖及2-ASK、2-PSK和2-FSK等數(shù)字調(diào)制信號(hào),系統(tǒng)還具有掃頻、指定波形次數(shù)等功能。仿真結(jié)果表明,信號(hào)源精度高,頻率調(diào)整步進(jìn)可達(dá)0.034 92 Hz,頻率范圍為0.034 92 Hz~9.375 MHz,制作成本低,功能豐富。
            • 關(guān)鍵字: DDFS  FPGA  高精度  信號(hào)源    

            基于DSP的PSK信號(hào)調(diào)制設(shè)計(jì)與實(shí)現(xiàn)

            • 基于DSP的PSK信號(hào)調(diào)制設(shè)計(jì)與實(shí)現(xiàn), 數(shù)字調(diào)制信號(hào)又稱(chēng)為鍵控信號(hào), 其調(diào)制過(guò)程是用鍵控的方法由基帶信號(hào)對(duì)載頻信號(hào)的振幅、頻率及相位進(jìn)行調(diào)制。這種調(diào)制的最基本方法有三種: 振幅鍵控(ASK)、頻移鍵控(FSK)、相移鍵控(PSK), 同時(shí)可根據(jù)所處理的基
            • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  調(diào)制  信號(hào)  DSP  PSK  基于  

            一種基于DSP的音頻實(shí)時(shí)處理系統(tǒng)

            • 一種基于DSP的音頻實(shí)時(shí)處理系統(tǒng),摘要:聲學(xué)回聲消除器一直是視頻會(huì)議系統(tǒng)不可缺少的組件。將回聲消除算法結(jié)合噪音消除和靜音檢測(cè)算法等,提出一種改進(jìn)的實(shí)時(shí)音頻處理系統(tǒng)方法,并在TMS320C6713B上實(shí)現(xiàn),能夠有效改善噪音、雙工檢測(cè)、非線性回聲等導(dǎo)
            • 關(guān)鍵字: 處理  理系  實(shí)時(shí)  音頻  DSP  基于  

            基于FPGA的視頻格式轉(zhuǎn)換系統(tǒng)設(shè)計(jì)

            • 摘 要: 針對(duì)電視制式PAL /NTSC 信號(hào)輸出VGA 顯示格式的解決辦法,詳細(xì)講述了基于FPGA 視頻格式轉(zhuǎn)換系統(tǒng)的設(shè)計(jì)實(shí)現(xiàn)。采用Cyclone Ⅲ系列的EP3C1*84C6作為核心處理器件,實(shí)現(xiàn)了NTSC /PAL制式視頻的解碼、色空間轉(zhuǎn)換(
            • 關(guān)鍵字: 系統(tǒng)  設(shè)計(jì)  轉(zhuǎn)換  格式  FPGA  視頻  基于  
            共9877條 396/659 |‹ « 394 395 396 397 398 399 400 401 402 403 » ›|

            dsp+fpga介紹

            您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
            歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

            熱門(mén)主題

            樹(shù)莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
            備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473