dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
基于FPGA的高速串行傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
- 摘要:作為高傳輸速率和低設(shè)計(jì)成本的傳輸技術(shù),串行傳輸技術(shù)被廣泛應(yīng)用于高速通信領(lǐng)域,并已成為業(yè)界首選。在此基于對(duì)高速串行傳輸系統(tǒng)的分析,對(duì)實(shí)例進(jìn)行了總體設(shè)計(jì)驗(yàn)證,最終達(dá)到高速傳輸?shù)哪康摹?br />關(guān)鍵詞:FPGA;
- 關(guān)鍵字: FPGA 高速串行 傳輸系統(tǒng)
基于FPGA多通道同步數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
- 引言 數(shù)據(jù)采集在工業(yè)測(cè)控領(lǐng)域里有廣泛的應(yīng)用,它已成為計(jì)算機(jī)測(cè)控系統(tǒng)的一個(gè)重要的環(huán)節(jié),尤其在設(shè)備故障監(jiān)測(cè)系統(tǒng)中,由于各種設(shè)備的結(jié)構(gòu)復(fù)雜,運(yùn)動(dòng)形式多種多樣,發(fā)生故障的可能部位很難確定,因此我們需要從設(shè)
- 關(guān)鍵字: FPGA 多通道 同步數(shù)據(jù)采集 系統(tǒng)設(shè)計(jì)
DSP實(shí)現(xiàn)EAS掃頻信號(hào)源設(shè)計(jì)
- DSP實(shí)現(xiàn)EAS掃頻信號(hào)源設(shè)計(jì),1 引言
商品防竊監(jiān)視器(Electronic Article Surveillance)簡(jiǎn)稱EAS,是目前超市普遍使用的安檢防竊設(shè)備。其原理是由發(fā)射電路產(chǎn)生7.8MHz~8.8MHz的掃頻信號(hào),該信號(hào)由近場(chǎng)天線發(fā)射,當(dāng)天線附近有標(biāo)簽存在時(shí)(標(biāo)簽為 - 關(guān)鍵字: 設(shè)計(jì) 信號(hào)源 EAS 實(shí)現(xiàn) DSP
指紋識(shí)別的DSP實(shí)現(xiàn)方案
- 指紋識(shí)別的DSP實(shí)現(xiàn)方案,1 引言
指紋識(shí)別技術(shù)通過分析指紋的局部特征,從中抽取詳盡的特征點(diǎn),從而可靠地確認(rèn)個(gè)人身份。指紋識(shí)別不僅具有許多獨(dú)到的信息安全優(yōu)點(diǎn),更重要的是具有很高的實(shí)用性、可行性。
目前多數(shù)指紋識(shí)別系統(tǒng)是將 - 關(guān)鍵字: 方案 實(shí)現(xiàn) DSP 指紋識(shí)別
基于USB協(xié)議的DSP高速上位機(jī)接口設(shè)計(jì)
- 基于USB協(xié)議的DSP高速上位機(jī)接口設(shè)計(jì),摘要:彈載信號(hào)處理機(jī)的DSP系統(tǒng)需要高速、簡(jiǎn)便的上位機(jī)接口實(shí)現(xiàn)大數(shù)據(jù)量的變量實(shí)時(shí)監(jiān)控和在線程序加載功能。USB接口以其簡(jiǎn)單、高速與通用的優(yōu)勢(shì)成為優(yōu)選。介紹一種基于USB接口芯片(CY7C68013A)和FPGA實(shí)現(xiàn)的ADSP-TS10
- 關(guān)鍵字: 上位 接口 設(shè)計(jì) 高速 DSP USB 協(xié)議 基于
基于FPGA的交通燈系統(tǒng)控制設(shè)計(jì)
- 摘要:為了對(duì)交通燈系統(tǒng)進(jìn)行精確控制,采用FPGA實(shí)驗(yàn)板,在QuartusⅡ軟件環(huán)境下,分別實(shí)現(xiàn)脈沖發(fā)生模塊、狀態(tài)定時(shí)模塊、交通燈顯示模塊、時(shí)間顯示模塊,進(jìn)行仿真實(shí)驗(yàn)和硬件下載,獲得的測(cè)試結(jié)果滿足設(shè)計(jì)要求。由于采用
- 關(guān)鍵字: FPGA 交通燈 系統(tǒng) 控制設(shè)計(jì)
基于FPGA的遠(yuǎn)距離測(cè)溫器數(shù)控系統(tǒng)設(shè)計(jì)
- 摘要:介紹了遠(yuǎn)距離測(cè)溫器的結(jié)構(gòu)組成和工作原理,設(shè)計(jì)了基于FPGA的遠(yuǎn)距離測(cè)溫器數(shù)控系統(tǒng)的數(shù)據(jù)采集與控制系統(tǒng),使用Altera公司的Cyclonell系列的FPGA實(shí)現(xiàn)了包括數(shù)據(jù)采集、數(shù)據(jù)通信等控制功能,著重?cái)⑹隽擞布c軟件的
- 關(guān)鍵字: FPGA 測(cè)溫器 數(shù)控 系統(tǒng)設(shè)計(jì)
基于FPGA的DDS+DPLL跳頻信號(hào)源設(shè)計(jì)
- 摘要:針對(duì)跳頻通信系統(tǒng)有固有噪聲的特點(diǎn),結(jié)合DDS+DPLL高分辨率、高頻率捷變速度的優(yōu)點(diǎn),并采用Altera公司的Quartus-Ⅱ_10.1軟件進(jìn)行設(shè)計(jì)綜合,提出了一種新型的跳頻信號(hào)源。結(jié)果表明,該設(shè)計(jì)中DPLL時(shí)鐘可達(dá)到12
- 關(guān)鍵字: FPGA DPLL DDS 跳頻信號(hào)源
FPGA實(shí)現(xiàn)復(fù)接與分接系統(tǒng)
- FPGA實(shí)現(xiàn)復(fù)接與分接系統(tǒng),引言 近年來可編程器件的應(yīng)用日益廣泛,使用較多的是現(xiàn)場(chǎng)可編程門陣列(FPGA)和復(fù)雜可編程邏輯器件(CPLD)。FPGA器件性能優(yōu)越,使用方便,成本低廉,投資風(fēng)險(xiǎn)小,使用FPGA設(shè)計(jì)可以完全根據(jù)設(shè)計(jì)者需要開發(fā)ASIC芯片,
- 關(guān)鍵字: 系統(tǒng) 實(shí)現(xiàn) FPGA
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473