在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> cpld-pci接口

            基于CPLD的圖像傳感器非均勻性校正

            • 圖像傳感器的非均勻性直接影響了成像系統(tǒng)的探測靈敏度和空間分辨率,用這樣的成像裝置觀察景物,成像質(zhì)量必然受到影響,甚至圖像會(huì)模糊不清. 因此,必須對非均勻性進(jìn)行校正. 盡管針對非均勻性校正的研究多種多樣,但目前在
            • 關(guān)鍵字: 均勻  校正  傳感器  圖像  CPLD  基于  

            CPLD在DSP多分辨率圖像采集系統(tǒng)中的應(yīng)用

            • CPLD在DSP多分辨率圖像采集系統(tǒng)中的應(yīng)用,視頻采集系統(tǒng)是數(shù)字圖像獲取的最基本手段,是進(jìn)行數(shù)字圖像處理、多媒體和網(wǎng)絡(luò)傳輸?shù)那疤?,它可為各種圖像處理算法提供待處理的原始數(shù)字圖像和算法驗(yàn)證平臺(tái)。隨著圖像數(shù)字化處理技術(shù)的高速發(fā)展,對圖像采集的要求也越
            • 關(guān)鍵字: 系統(tǒng)  應(yīng)用  采集  圖像  DSP  分辨率  CPLD  

            基于CPLD的TMS320F2812硬件平臺(tái)設(shè)計(jì)

            • 本系統(tǒng)的開發(fā)采用了 DSP+CPLD 的結(jié)構(gòu),這種結(jié)構(gòu)將DSP 較強(qiáng)的數(shù)據(jù)運(yùn)算能力與CPLD 的高集成性、硬件可重復(fù)編程性結(jié)合在一起,使系統(tǒng)的設(shè)計(jì)過程更加的合理、緊湊和簡化
            • 關(guān)鍵字: F2812  CPLD  2812  320F    

            CPLD的DSP多SPI端口通信設(shè)計(jì)

            • CPLD的DSP多SPI端口通信設(shè)計(jì),本文介紹一種采用運(yùn)動(dòng)控制專用DSP芯片DSP56F801設(shè)計(jì)的超聲波電機(jī)運(yùn)動(dòng)控制裝置。由于該超聲波電機(jī)需要采用兩相四路對稱PWM信號(hào)來實(shí)現(xiàn)驅(qū)動(dòng)控制,而DSP芯片無法直接產(chǎn)生所需PWM信號(hào),采用軟件方法又會(huì)占用大量的DSP計(jì)算
            • 關(guān)鍵字: 設(shè)計(jì)  通信  SPI  DSP  CPLD  

            VHDL語言在FPGA/CPLD開發(fā)中的應(yīng)用?

            • VHDL語言在FPGA/CPLD開發(fā)中的應(yīng)用?,【摘 要】 通過設(shè)計(jì)實(shí)例詳細(xì)介紹了用VHDL(VHSIC Hardware DescriptionLanguage)語言開發(fā)FPGA/CPLD的方法,以及與電路圖輸入和其它HDL語言相比,使用VHDL語言的優(yōu)越性。
              關(guān)鍵詞:VHDL,F(xiàn)PGA/CPLD,EDA
            • 關(guān)鍵字: 開發(fā)  應(yīng)用  CPLD  FPGA  語言  VHDL  

            基于CPLD的信道編解碼器的設(shè)計(jì)與實(shí)現(xiàn)

            • 摘要:設(shè)計(jì)是以信道的編解碼的思想,實(shí)現(xiàn)信道的編解過程,通過用VHDL語言對Altera公司生產(chǎn)的可編程邏輯器件CPLD進(jìn)行編程,從而實(shí)現(xiàn)HDB3碼編解碼過程,同時(shí)也可采用原理圖的形式用CPLD實(shí)現(xiàn)卷積碼編解碼器。通過本次設(shè)
            • 關(guān)鍵字: CPLD  信道編解  碼器    

            基于CPLD/FPGA的半整數(shù)分頻器的設(shè)計(jì)實(shí)例

            • 1引言CPLD(ComplexprogrammableLogicDevice,復(fù)雜可編程邏輯器件)和FPGA(FieldprogrammableGatesArray...
            • 關(guān)鍵字: CPLD  FPGA  半整數(shù)分頻器  

            基于CPLD和VS1011E解碼器的電梯語音系統(tǒng)

            • 1引言語音系統(tǒng)是電梯不可缺少的部分,用于樓層報(bào)數(shù)、方向提示、報(bào)警告示、消防對講以及廣告宣傳等。傳...
            • 關(guān)鍵字: CPLD  VS1011E  寄存器  

            基于CPLD的DSP與聲卡接口技術(shù)

            • 1引言使用復(fù)雜可編程邏輯器件(CPLD)可提高系統(tǒng)集成度、降低噪聲、增強(qiáng)系統(tǒng)可靠性并降低成本,同時(shí)它...
            • 關(guān)鍵字: DSP  CPLD  聲卡  接口技術(shù)  

            單片機(jī)脈沖信號(hào)源的CPLD實(shí)現(xiàn)方案

            • 單片機(jī)產(chǎn)生的脈沖信號(hào)源由于是靠軟件實(shí)現(xiàn)的,所以輸出頻率及步進(jìn)受單片機(jī)時(shí)鐘頻率、指令數(shù)和指令執(zhí)行周期的限制。文中介紹了一種以CPLD為核心的脈沖信號(hào)源,脈沖信號(hào)源的參數(shù)(頻率、占空比)由工控機(jī)通過I/O板卡設(shè)置
            • 關(guān)鍵字: 實(shí)現(xiàn)  方案  CPLD  信號(hào)源  脈沖  單片機(jī)  

            基于CPLD的DSP與聲卡的接口技術(shù)

            • 基于CPLD的DSP與聲卡的接口技術(shù),1引言使用復(fù)雜可編程邏輯器件(CPLD)可提高系統(tǒng)集成度、降低噪聲、增強(qiáng)系統(tǒng)可靠性并降低成本,同時(shí)它不僅具有電擦除特性,而且出現(xiàn)了邊緣掃描及在線編程等高級特性,因而可用于狀態(tài)機(jī)、同步、譯碼、解碼、計(jì)數(shù)、總線接
            • 關(guān)鍵字: 接口  技術(shù)  聲卡  DSP  CPLD  基于  

            CPLD在DSP系統(tǒng)中的應(yīng)用設(shè)計(jì)

            • 摘 要: 以Altera公司MAX7000系列為代表,介紹了CPLD在DSP系統(tǒng)中的應(yīng)用實(shí)例。該方案具有一定的普遍適用性。
              關(guān)鍵詞: RESET BOOT HPI CPLD的延時(shí) 時(shí)序 DSP的速度較快,要求譯碼的速度也必須較快。利用
            • 關(guān)鍵字: CPLD  DSP  系統(tǒng)  中的應(yīng)用    

            單片機(jī)+CPLD的多路精確延時(shí)控制系統(tǒng)

            • 1 引言
              現(xiàn)代控制系統(tǒng)中控制對象可能是復(fù)雜、分散的,而且往往是并行、獨(dú)立工作的,但整體上它們是相互關(guān)聯(lián)的有機(jī)組合。因此,控制信號(hào)的時(shí)序邏輯則要求更加精確。CPLD單片機(jī)為控制系統(tǒng)提供了技術(shù)支持,由CPLD和
            • 關(guān)鍵字: 控制系統(tǒng)  延時(shí)  精確  CPLD  單片機(jī)  

            利用P89C669的23 b的線性地址并采用CPLD外部擴(kuò)展

            • 利用P89C669的23 b的線性地址并采用CPLD外部擴(kuò)展,采用CPLD增強(qiáng)單片機(jī)P89C669外部設(shè)備擴(kuò)展能力 2007.08.15 來自:現(xiàn)代電子技術(shù) P89C669是PHILIPS半導(dǎo)體一款51MX(存儲(chǔ)器擴(kuò)展)內(nèi)核的微處理器,其指令執(zhí)行速度2倍于標(biāo)準(zhǔn)的80C51器件,線性地址經(jīng)擴(kuò)展后可支持高達(dá)8 MB的
            • 關(guān)鍵字: CPLD  外部  擴(kuò)展  采用  地址  P89C669  線性  利用  

            CPLD的串口通信設(shè)計(jì)

            • 一、硬件電路設(shè)計(jì)  本文選用CPLD 是ALTERA 公司的EPM240T100,結(jié)合MAX232 接口芯片進(jìn)行串口通信設(shè)計(jì),框圖如下圖1 所示?! ?  圖1 CPLD串口通信模塊硬件設(shè)計(jì)  二、VHDL程序模塊設(shè)計(jì)及描述  使用VHDL 對CPL
            • 關(guān)鍵字: 設(shè)計(jì)  通信  串口  CPLD  
            共788條 30/53 |‹ « 28 29 30 31 32 33 34 35 36 37 » ›|
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473